trong CPLD lập trình

V

vaf20

Guest
hi bạn bè của tôi
Một câu hỏi cơ bản đến tâm trí của tôi .... bất cứ ai sẽ vui lòng cho tôi biết thêm vềduring CPLD programming for all of pins included: IO JTAG VCCINT VCCIO GND

chính xác thời gian và cấp điện áp
trong CPLD lập trình cho tất cả các chân bao gồm: IO JTAG VCCINT VCCIO GND

 
8 kwietnia przestały pojawiać się nowe łatki i aktualizacje dla Microsoft Windows XP, co może stanowić wyzwanie dla bezpieczeństwa osób i firm korzystających z tego popularnego systemu operacyjnego. Potencjalnie zagrożonych jest aż 30 proc. wszystkich użytkowników pecetów.

Read more...
 
Chào,
IO là nội kéo lên trong trường hợp bình thường (cho Xilinx chắc chắn) với một ohm 100k, do đó, leve điện áp phụ thuộc vào các chân CPLD được sử dụng.

JTAG, bạn sẽ có thể dễ dàng tìm thấy những ifnromation trên Datasheets.

VCCINT và VCCIO, aso được kiểm soát bởi người dùng, nó là thiết kế của bạn và bạn sẽ có thể ideintify cấp, nếu mọi thứ đều ổn, bạn không nên xem bất kỳ thay đổi trên chúng.

GND nên được như vậy.

BR,
/ Farhad

 
TXN dear Farhad
i biết, nhưng tôi có nghĩa là thời gian chính xác và cấp ... giả sử TDI tại JTAG mà bitstream tập mang qua nó như u biết, do đó, có điện áp thay đổi trên TDI ... am i right ... những gì về TCK hay pins khác không? ?
tnx trước

 
Kính Vaf20,
Cấp trên tín hiệu JTAG phụ thuộc vào thiết bị JTAG bạn đang sử dụng quyền lực và làm thế nào bạn biết rằng thiết bị.

Tần số cũng phụ thuộc nhiều vào các thiết bị JTAG.Tôi không nghĩ rằng bạn có thể nói một thời gian chung cho tất cả các thiết bị.

Tôi có một số tài liệu về các mối quan hệ giữa các tín hiệu JTAG khác nhau, tôi sẽ gửi ngay sau khi tôi tìm thấy nó.

BR,
/ Farhad

 

Welcome to EDABoard.com

Sponsor

Back
Top