Trợ giúp: Giới thiệu về opamp thiết kế

M

muldersun

Guest
Đặc điểm:
Tầm hoạt động (VCC) :8-10V
đầu ra tải: RL = 10k, CL = 100pF
Gain:> = 70dB (at) VCC = 9V
PSRR: 80dB (at) VCC = 9V, điện gợn = 0.2Vrms, 1KHz
GBW:> = 8M (at) VCC = 9V
Giai đoạn Margin:> = 45 độ @ VCC = 9V
Vin_max:> = 7.5V (at) VCC = 9V
Vin_min: <= 1.5V (at) VCC = 9V
Output swing: 2Vrms (at) RL = 10K, CL = 100pF, THD <0,2%, VCC = 9V
Ngủ đông hiện tại: <= 1mA (at) VCC = 9V, không tải
Max offset: <2mV
Die diện tích: <= 60.000 um2
Quy trình: 1um, 9V CMOS quá trình
Các đặc điểm kỹ thuật chính là bù đắp-voltage.This là khó khăn đối với tôi, bởi vì chỉ có năm PADS có thể được sử dụng (VCC, GND, INN, inp, OUT). Vì vậy, tôi không thể sử dụng tự trang trí kỹ thuật số không hay.
Bất cứ ai cũng biết phương pháp khác về hiệu số điện áp giảm?
Xin hãy giúp me.My địa chỉ email: muldersun (at) hotmail.com
Tôi sẽ đánh giá cao.

Lời chúc mừng tốt đẹp nhất,
Mulder Sun

 
Cố gắng tăng đầu vào và định cỡ stae giảm đầu vào đuôi giai đoạn hiện nay.

 
Khác:
Xin hãy chú ý đến bạn bố trí, đối xứng là cần thiết.

 
nhưng hai phương pháp là khó để giảm thấp hơn để bù đắp 2mv, phương pháp nào tốt hơn?

 
Tôi nghĩ rằng tự động không thể làm công việc này bởi vì phương pháp này không cần bất kỳ pin bên ngoài.
Chỉ có trang trí những nhu cầu pins hơn để chia sẻ.

 
leo_o2 đã viết:

Tôi nghĩ rằng tự động không thể làm công việc này bởi vì phương pháp này không cần bất kỳ pin bên ngoài.

Chỉ có trang trí những nhu cầu pins hơn để chia sẻ.
 
các bù đắp chủ yếu gây ra do sự tăng của đầu vào giai đoạn hai, các AGC có thể được sử dụng ở đây?

 

Welcome to EDABoard.com

Sponsor

Back
Top