Y
Yagi
Guest
Xin chào tất cả,
Tôi thiết kế một 150Msamples/sec 10b với băng thông đầu vào của 200Mhz.Tôi đã đi qua những ấn phẩm của IEEE và các mặt hàng sau đây giấy
"10b 200Msps CMOS song song đường ống ADC" L.sumanen, Halonen.
Hiện là một kỹ thuật được gọi là "hai đường ống lấy mẫu ADC", trong đó ota được sử dụng trong cả hai giai đoạn đồng hồ để sản xuất phần bã.
Tôi có thiết kế trước đó một ADC 10b đường ống arechitectures mà có thể lấy mẫu đầu vào lúc 100MHz, do đó, nếu tôi sử dụng cùng một ota nay tăng gấp đôi trong mẫu architecure tỷ lệ lấy mẫu hiệu quả bây giờ sẽ được 200Msamples/sec.
Tôi không chắc chắn những gì có thể là bất lợi có thể với cách tiếp cận trên để có được 200Msamples/sec lấy mẫu tần số khác hơn là tản quyền lực so với ADC của Halonen nêu ở trên.
Xin vui lòng cho tôi biết các architecure tốt nhất để sử dụng là những gì nếu tôi tìm kiếm "10b 150Msamples/sec với băng thông đầu vào của 200Mhz".
Cảm ơn,
Yagi
Tôi thiết kế một 150Msamples/sec 10b với băng thông đầu vào của 200Mhz.Tôi đã đi qua những ấn phẩm của IEEE và các mặt hàng sau đây giấy
"10b 200Msps CMOS song song đường ống ADC" L.sumanen, Halonen.
Hiện là một kỹ thuật được gọi là "hai đường ống lấy mẫu ADC", trong đó ota được sử dụng trong cả hai giai đoạn đồng hồ để sản xuất phần bã.
Tôi có thiết kế trước đó một ADC 10b đường ống arechitectures mà có thể lấy mẫu đầu vào lúc 100MHz, do đó, nếu tôi sử dụng cùng một ota nay tăng gấp đôi trong mẫu architecure tỷ lệ lấy mẫu hiệu quả bây giờ sẽ được 200Msamples/sec.
Tôi không chắc chắn những gì có thể là bất lợi có thể với cách tiếp cận trên để có được 200Msamples/sec lấy mẫu tần số khác hơn là tản quyền lực so với ADC của Halonen nêu ở trên.
Xin vui lòng cho tôi biết các architecure tốt nhất để sử dụng là những gì nếu tôi tìm kiếm "10b 150Msamples/sec với băng thông đầu vào của 200Mhz".
Cảm ơn,
Yagi