Sum of Squares của Arithmetic ---

A

arunragavan

Guest
Bất cứ ai có thể gimme một ý tưởng về triển khai thực hiện tổng các bình phương của số học trên FPGA ..một Verilog hoặc VHDL codin wud được thực sự hữu ích

là liên quan,

 
Đây là một mô-đun Verilog rằng tính liên tục, hình vuông giá trị số, và tích lũy các hình vuông.

Mã số:

module đầu (CLK, tổng hợp);

CLK đầu vào;

reg [15:00] count = 0;

output reg [31:0] sum = 0;luôn luôn @ (posedge CLK) bắt đầu

count <= count 1;

tổng <= sum count * count;

cuối

endmodule

 
echo47 đã viết:

Đây là một mô-đun Verilog rằng tính liên tục, hình vuông giá trị số, và tích lũy các hình vuông.Mã số:

module đầu (CLK, tổng hợp);

CLK đầu vào;

reg [15:00] count = 0;

output reg [31:0] sum = 0;luôn luôn @ (posedge CLK) bắt đầu

count <= count 1;

tổng <= sum count * count;

cuối

endmodule

 
Các câu hỏi ban đầu rất đơn giản, do đó, tôi đã cung cấp một ví dụ tối thiểu.Ông không nói những gì ông muốn các giá trị vuông, vì vậy tôi đã sử dụng một truy cập.Ông không nói khi cần dừng lại, do đó nó không ngừng.

Tôi đoán ông là bắt đầu học Verilog, và cần một "thế giới đơn giản hello" ví dụ để xây dựng theo.

 

Welcome to EDABoard.com

Sponsor

Back
Top