một số câu hỏi aboout PTAT

L

lhlbluesky

Guest
trong PTAT tham khảo,
1 \ opamp có hai nhà ga, tại sao nhà ga của PnP với điện trở kết nối đến cuối tích cực của opamp?pls giải thích cho tôi rõ ràng.

2 \ các BJT có thể sử dụng PnP hay NPN, tại sao PnP thường được sử dụng?lợi thế của PnP là những gì (trong công nghệ cmos tiêu chuẩn)?

3 \ ai đó nói rằng các opamp nên được duy nhất giai đoạn, nhưng tại sao?chỉ vì nó là đơn giản?hoặc bất kỳ lý do nào khác không?

4 \ nhằm cải thiện psrr, tụ điện có thể được sử dụng giữa VDD (GND) và cửa khẩu của pmos (có nghĩa là, đầu ra của opamp)? Làm thế nào để chọn giá trị tụ điện này?

pls giúp tôi.i cần có câu trả lời khẩn trương.cảm ơn tất cả.
Xin lỗi, nhưng bạn cần phải đăng nhập để xem tập tin đính kèm này

 
1.Nó phụ thuộc vào cấu trúc của bandgap của bạn.Với cấu trúc của bạn, nó là trường hợp.
Đối với opamp để được ổn định, chúng tôi muốn đảm bảo toàn bộ thông tin phản hồi tiêu cực.Yếu tố phản hồi tiêu cực có thể lớn hơn các yếu tố phản hồi tích cực.Chúng tôi muốn các bên với điện trở để được kết nối vào cuối tích cực của opamp để các yếu tố phản hồi tiêu cực (pmos cho một đảo ngược) là lớn hơn.

2.trong quá trình nwell, một bóng bán dẫn PnP được thành lập với p , nwell, và psub.

3.một giai đoạn đơn op-amp là dễ dàng để bù đắp cho sự ổn định.

4.các quần short tụ điện ở tần số cao như vậy VGS của bạn của pmos sẽ ở lại cùng khi VDD varries, đó là lý do tại sao nó cải thiện PSRR ở tần số cao.Kích thước của tụ điện sẽ phụ thuộc vào các ứng dụng của bạn và spec.

 
3.Một giai đoạn opamp đơn thật dễ dàng để làm trong trường hợp tự cấu hình khuếch đại thiên vị.Giai đoạn khác sẽ yêu cầu khởi động mạch và mời thêm rắc rối.Nhưng bạn có thể tránh điều này bằng việc có một giai đoạn đầy đủ vi sai đầu tiên với một điện trở đuôi.

4.Các tụ điện cải thiện trong mỗi spec trừ các thức lên thời gian (và các khu vực).

 

Welcome to EDABoard.com

Sponsor

Back
Top