một câu hỏi về PLL tiếng ồn trong mạch kỹ thuật số tốc độ cao.

C

chmhero

Guest
tôi muốn thiết kế một sptrum lây lan PLL 800MHz mà cung cấp cho mạch đồng hồ kỹ thuật số.
PLL là một nguồn cung cấp điện độc lập cung cấp năng lượng tương tự khác với mạch khác và làm thế nào về nguồn cung cấp năng lượng cho tiếng ồn., Là nó sạch?.đề cập đến một số giấy tờ có tiếng ồn cấp điện là một trong những nguồn có hiệu lực quan trọng nhất về tiếng ồn ồn pha.PLL mặt đất cũng là độc lập mặt đất, làm thế nào về tiếng ồn của substrat.bất cứ đề nghị được hoan nghênh.

 
Tôi nghĩ bạn nên tách biệt các nguồn cung cấp năng lượng cho PFD divider và một phần tương tự khác.
Bởi vì những phần tương tự đang cung cấp tiếng ồn nhạy cảm.

PFD và chia sẽ khiến Fpfd hoặc tiếng ồn freqeuncy khác về cung cấp điện của bạn, và đầu ra của PSD sẽ có kích thích.

 
cảm ơn. qslazio
các pdf và sử dụng quyền lực diveder cung cấp khác nhau.nó có nghĩa là chúng ta có thể overider tiếng ồn cung cấp năng lượng của VCO?nhờ?

 
VCO có rất nhiều nguồn tiếng ồn.
Tuy nhiên, như đối với tiếng ồn cung cấp, tôi nghĩ bạn nên tăng PSRR của đệm giữa điện áp thấp thông qua bộ lọc và VCO.Đó là nơi mà tiếng ồn cấp điện tiêm vào VCO.

Và rất quan tâm đến việc cung cấp cho bạn sử dụng Level Shift của bạn sau khi Oscillator Ring.Điều này cung cấp cũng sẽ gây jitter.Những gì bạn cần phải tách biệt này là nguồn cung cấp.

 
riêng VCO quyền lực và sức mạnh của phần kỹ thuật số sẽ cải thiện hiệu suất của VCO.

 
chất nền tiếng ồn là khó để cô lập, trừ sâu cũng

 
1.Sperate cấp điện của VCO, CP, phân.
2.Maybe thêm một Regulator đến quyền lực của VCO.(Giảm đẩy)
3.Thêm nhiều cap tách giữa VCC và GND.
4.Thêm vòng guard cho từng tế bào trong bố trí.

hy vọng nó có ích!

 
Nếu bạn chăm sóc thêm về tiếng ồn, sử dụng LC xe tăng thay vì Ring Oscillator.

 

Welcome to EDABoard.com

Sponsor

Back
Top