làm thế nào để nhận ra một giao diện SPI với VHDL?

giúp tôi, xin vui lòng: khóc: [size = 2] [color = # 999999] Thêm vào sau khi 4 giờ 3 phút: [/color] [/size] lý do tại sao tôi phải đồng bộ hóa đồng hồ SPI với đồng hồ tổng thể FPGA? ? Theo ý kiến của tôi, nó có thể làm việc modul drivin chỉ bởi các đồng hồ SPI-Master? Bất kỳ ý kiến, câu trả lời sẽ được đánh giá cao, nhờ
 
Xin chào, tôi có thể cung cấp cho bạn một ví dụ về nguyên tắc nô lệ SPI. Shiftregister được vận hành từ đồng hồ SPI. Đó không phải là cần thiết, nhưng đưa ra một phạm vi rộng lớn hơn của đồng hồ tốc độ SPI trong mối quan hệ với đồng hồ FPGA / CPLD. Như thế bất lợi, đồng bộ hóa của sự kiện có sẵn dữ liệu là cần thiết. Kính trọng, Frank
 
hi, dự án của tôi là vi điều khiển giao diện PIC18F với FPGA bằng cách sử dụng giao diện SPI. vi điều khiển PIC sẽ hành động như một tổng thể và FPGA sẽ được nô lệ. có thể bất cứ ai giúp đỡ? tôi không biết bắt đầu từ đâu?
 
SPI3 & SPI4.2 là một gói Giao diện hệ thống, không giống như giao diện đơn giản SPI Serial Port.
 
Hi, Link: Giao diện ngoại vi (SPI) Giải thích [/url] Liên kết này có thể giúp bạn nhiều hơn trong sự hiểu biết giao thức SPI. Kiểm tra này. Kính trọng, Viswa

<span style="color: grey;"><span style="font-size: 10px">---------- Post added at 12:23 ---------- Previous post lúc 12:21 - --------</span></span>
Hi, Giao diện ngoại vi (SPI) Giải thích [/url] Liên kết này có thể giúp bạn nhiều hơn trong sự hiểu biết giao thức SPI. Kiểm tra này. Kính trọng, Vishwa
 
Tôi chỉ tìm thấy liên kết này [url = http://www.experts-linked.com/content/spi-fpga] SPI trong một FPGA | Các chuyên gia-Linked.com [/url] nó có chứa một mã mẫu cho SPI giao diện sử dụng FPGA .
 

Welcome to EDABoard.com

Sponsor

Back
Top