E
EDA_hg81
Guest
R_REG (7 xuống 0) nhận tín hiệu đầu vào từ phân hệ hàng đầu.Tôi đã được giao mỗi pin đầu vào với một pad cụ thể về FPGA (spartan3).
Chẳng hạn như:
NET "DATA_IN_QER <0>" LOC = "K3" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <1>" LOC = "H3" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <2>" LOC = "H1" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <3>" LOC = "G2" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <4>" LOC = "G1" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <5>" LOC = "F3" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <6>" LOC = "F2" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <7>" LOC = "E4" | IOSTANDARD = LVTTL;
Nhưng Tại sao tôi nhận các cảnh báo sau đây?
Chú ý: Par: 275 - Tín hiệu R_REG <3> không có trình điều khiển
Chú ý: Par: 275 - Tín hiệu R_REG <2> không có trình điều khiển
Chú ý: Par: 275 - Tín hiệu R_REG <1> không có trình điều khiển
Chú ý: Par: 275 - Các R_REG tín hiệu <0> không có trình điều khiển
Bất cứ lời đề nghị được đánh giá cao.
Chẳng hạn như:
NET "DATA_IN_QER <0>" LOC = "K3" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <1>" LOC = "H3" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <2>" LOC = "H1" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <3>" LOC = "G2" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <4>" LOC = "G1" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <5>" LOC = "F3" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <6>" LOC = "F2" | IOSTANDARD = LVTTL;
NET "DATA_IN_QER <7>" LOC = "E4" | IOSTANDARD = LVTTL;
Nhưng Tại sao tôi nhận các cảnh báo sau đây?
Chú ý: Par: 275 - Tín hiệu R_REG <3> không có trình điều khiển
Chú ý: Par: 275 - Tín hiệu R_REG <2> không có trình điều khiển
Chú ý: Par: 275 - Tín hiệu R_REG <1> không có trình điều khiển
Chú ý: Par: 275 - Các R_REG tín hiệu <0> không có trình điều khiển
Bất cứ lời đề nghị được đánh giá cao.