bất kỳ ai có thể chia sẻ DLL và IO của SSTL_2 's bảng dữ liệu?

K

kinysh

Guest
Tôi muốn có một số thông tin chi tiết về DLL và IO của SSTL_2.cho DDR
đặc biệt là thời gian, như sự chính xác DLL, và trì hoãn SSTL_2 pad IO.

Bests
kinysh

 
PSSTL2 TPD973G_SSTL2

-------------------------------------------------- ------------------------------

SSTL_2 IO Buffer
Bảng sự thật
INPUT OUTPUT
Người bạn đồng hành œn tôi PAD C
0 1 X 0 0
0 1 X 1 1
0 1 XZX
0 0 0 0 0
0 0 1 1 1
1 1 X 0 0
1 1 X 1 0
1 1 XZ 0
1 0 0 0 0
1 0 1 1 0Thông tin di động
Tên ô số Pad Req.Power (uw / MHz)
PSSTL21X 1 23,66
PSSTL22X 1 45,45

Pin Điện dung (pF)
Tên ô CI œn PAD Người bạn đồng hành
PSSTL21X 0,032 0,036 0,022 2,238 0,016
PSSTL22X 0,032 0,036 0,022 3,312 0,016-------------------------------------------------- ------------------------------
Tuyên truyền Chậm trễ (ns)
Tên mẫu tế bào Delay Loads (pF) Hiệu suất
Phương trình
Path Out Dir 10 30 50 125
PSSTL21X œn-> PAD EnRise 1,90 2,36 2,82 4,55 1,674 0,023 CLD
EnFall 2,00 2,48 2,96 4,76 1,765 0,024 CLD
tpLZ 1,75 1,75 1,75 1,75 1,746
tpHZ 1,48 1,48 1,48 1,48 1,480
I-> PAD tăng 1,72 2,16 2,60 4,25 1,500 0,022 CLD
Rơi 1,85 2,31 2,77 4,50 1,623 0,023 CLD
PSSTL22X œn-> PAD EnRise 1,78 2,04 2,30 3,27 1,645 0,013 CLD
EnFall 1,86 2,12 2,38 3,35 1,729 0,013 CLD
tpLZ 1,86 1,86 1,86 1,86 1,855
tpHZ 1,56 1,56 1,56 1,56 1,557
I-> PAD tăng 1,65 1,91 2,17 3,14 1,519 0,013 CLD
Rơi 1,77 2,03 2,29 3,26 1,636 0,013 CLD
Tuyên truyền Chậm trễ (ns)
Tên ô Delay chuẩn Loads Hiệu suất
Phương trình
Path Out Dir 2 4 8 16
PSSTL21X PAD-> C tăng 1,04 1,05 1,06 1,09 1,038 0,298 CLD
Rơi 1,05 1,05 1,07 1,10 1,038 0,395 CLD
PSSTL22X PAD-> C tăng 1,04 1,05 1,06 1,09 1,038 0,298 CLD
Rơi 1,05 1,05 1,07 1,10 1,038 0,395 CLD

VDDIO = 2.3V, VDDCORE = 1.62V, TEMP = 125 độ C, QUY TRÌNH = Slow-Slow
tiêu chuẩn tải = 0.01pf, thời gian đầu vào quay = 0.06ns (đo từ 10% đến 90%)

 

Welcome to EDABoard.com

Sponsor

Back
Top