bóng logic thử nghiệm

A

akrlot

Guest
Các thử nghiệm của logic bóng tối bao quanh bộ nhớ cho một bộ nhớ coverage.The thấp được mô phỏng như một hộp đen.là có một cách để cải thiện vùng phủ sóng (sử dụng tetramax và tầm nhìn thiết kế)
Thx trước

 
Đặt một số đăng ký lúc đầu vào / đầu ra cổng của bộ nhớ và thực hiện một bản đồ giả giữa họ trong chế độ thử nghiệm.Điều này làm cho logic combinational trong ranh giới kiểm soát memoy & quan sát.Trong chế độ bình thường các đăng ký giả được bỏ qua.

 
thx để trả lời.là có một cách để tạo đăng ký tự động bằng các công cụ Synopsys tầm nhìn thiết kế (, tetramax) ... tôi đã cố gắng để làm điều này tự động với tầm nhìn thiết kế:
(Xem thực đơn tầm nhìn thiết kế: Test-> autofix-> bóng logic DFTwrapper) hoặc bằng lệnh: set_dft_configuration-shadow_wrapper.nhưng tôi có được bảo hiểm tương tự khi tôi xuất khẩu các netlist để tetramax.

 
Tôi nghĩ bạn không nên chỉ đặt set_dft_configuration "-shadow_wrapper", nhưng cũng chỉ ra tế bào bộ nhớ và các cổng tương ứng của tế bào bộ nhớ.

Ví dụ:
set_wrapper_element top_module/I1/I2/memory_cell_instance_name
set_port_configuration-ô-memory_cell đồng hồ CLKA
......( cho tất cả các cổng)

thông tin chi tiết xin tham khảo tài liệu SOLD mới nhất trong thư mục Kiểm tra tự động.

 
thanx tất cả để trả lời.
Tôi wasnt thể làm điều đó với DFTC i có để chèn các điểm kiểm tra bằng tay!

 
tạo ra một mô hình ram, do đó, nó có thể được recoginized bởi công cụ ATPG.do đó logic bóng có thể được kiểm tra hoặc sử dụng phương pháp macrotest.nó có thể được thực hiện trong công cụ DfL cố vấn hoặc tetramax

 
Tôi nghĩ rằng các mô hình bộ nhớ đặc biệt là bây giờ có sẵn mà có thể giúp hoàn thành việc kiểm tra logic bóng mà không có bất kỳ flipflop chèn thêm.

 
làm thế nào để làm điều này trong đồ họa người cố vấn

 

Welcome to EDABoard.com

Sponsor

Back
Top