để cải thiện linearity của một MOS hoặc Bipolar Mạch

L

Libertador

Guest
Chào,
Đăng bài của tôi-luận án tốt nghiệp là Wideband bộ đệm vòng mở / khuếch đại.Do đó, linearity spec là quan trọng nhất.Tất cả các giấy tờ mà tôi tìm thấy là về kỹ thuật điện trở linearization như thoái hóa.Ảnh hưởng của kích thước mà MOS độ rộng / lengts, diện tích emitter, resistors giá trị hoặc dòng thiên vị, điện áp không được đề cập đến bất cứ nơi đâu.Vì vậy, tôi xác định này chỉ có giá trị từ kết quả mô phỏng.

<img src="http://www.edaboard.com/images/smiles/icon_sad.gif" alt="Buồn" border="0" />Bạn có bất cứ mối rằng để cải thiện linearity không chỉ với các kỹ thuật linearization cơ bản mà còn kích thước?Ngoài ra bạn có biết bất kỳ giấy hoặc ghi chú về vấn đề này?

Cảm ơn tất cả.

PS: Nếu bạn muốn tôi có thể thêm cicuits rằng tôi đã thiết kế.

 
Một vài suy nghĩ ...

Một kỹ thuật là sử dụng bóng bán dẫn với kích thước khác nhau (VTS vì thế khác nhau) song song, như vậy là họ bật ở các cấp điện áp đầu vào khác nhau.Đây là dụng để cung cấp cho một mối quan hệ VI tuyến tính trong biasing mạch và chuyển đổi cho VCOs VI.

Hiệu chuẩn cũng có thể được thực hiện bằng cách sử dụng hoặc là một tham chiếu bandgap, hoặc tần số một đầu vào đó là bắt nguồn từ một pha lê.Lợi ích cá nhân của các khối có thể được tỉa để giảm không linearity sản lượng mong muốn.

Kiểm tra Baronti et al, "A Kỹ thuật cho Non-linearity Tự Calibration của DLL" IEEE.Trans.Nhạc cụ và đo lường, tháng 8 năm 2003.

 

Welcome to EDABoard.com

Sponsor

Back
Top