để có được bố trí từ VHDL mã?

M

mazelk

Guest
Hi ....

Tôi chỉ có thực hiện các mã VHDL cho mô-đun bộ vi xử lý (ALU, registres, PC, etc).Ngoài ra, tôi đã làm cổng cơ bản trong bố trí (cũng không, nand, exor, không), áp dụng Mentor vi mạch.

Làm thế nào tôi có thể có sự bố trí của microprocesor này, bằng cách sử dụng vi mạch Mentor???

Thanks in advance ....

 
mazelk đã viết:Tôi chỉ có thực hiện các mã VHDL cho mô-đun bộ vi xử lý (ALU, registres, PC, etc).
Ngoài ra, tôi đã làm cổng cơ bản trong bố trí (cũng không, nand, exor, không), áp dụng Mentor vi mạch.Làm thế nào tôi có thể có sự bố trí của microprocesor này, bằng cách sử dụng vi mạch Mentor???
 
nếu bạn đã làm được mã hóa RTL của bạn.Bạn nên làm gì để có thư viện tổng hợp netlist phụ thuộc.
Sau đó, bạn có thể làm P & R, cuối cùng để lập bản đồ để "xin"
bố trí đầy đủ.

Theo Flyankh cho biết, tất cả các thư viện được cung cấp bởi foundry

 
Tôi có nghĩa là, nếu tôi có các cổng cơ bản (như cũng không, nand, not, xor) như tế bào bố trí tại Mentor vi mạch, làm thế nào tôi có thể được bố trí đầy đủ (không floorplaner Tôi muốn nhận được bản vẽ bố trí với polysilice, diffusions, kim loại,. địa chỉ liên lạc, vv).Tôi có tất cả RTL bằng mã VHDL.

Bất cứ ai cũng biết cách?

 
Hi mazelk

Tại sao bạn nên nhấn mạnh về cách sử dụng bố trí của bạn không? Các tế bào tiêu chuẩn không phải là tồi tệ hơn của bạn:)

flyankh

 
có rất nhiều cách để làm một bố cục, và khi ur trong ngành công nghiệp bạn mất những gì đã được thực hiện, nhưng, thas không đến từ gió, đó là làm cho những người như mazelk, do đó, không báo cho anh ta "được thực hiện ", giúp anh ta, và bạn sẽ tìm hiểu làm thế nào để có được hiệu suất tốt hơn trong cách bố trí của bạn

 
Nếu bạn chỉ có VHDL, và bạn eithe xây dựng các tế bào tiêu chuẩn của chính mình, bạn có thể dựa vào một tế bào tiêu chuẩn từ nhà bán một số, sau đó sử dụng sysnopsys để tổng hợp và nhận được bố trí cuối cùng

 
đó là thú vị với tôi - tôi không làm kỹ thuật số.(trên thực tế, tôi nghĩ rằng bạn đang ở trong diễn đàn sai, nhưng những người quan tâm!)

Bạn nói rằng có thể tóm tắt lộ trình bố trí tế bào tiêu chuẩn từ VHDL?

i được sử dụng một chương trình miễn phí gọi điện mà có thể kênh tuyến đường từ các tế bào tiêu chuẩn VHDL CƠ CẤU, nhưng không thể chuyển đổi các hành vi VHDL vào cấu trúc.cho những người bạn không quen thuộc, kết cấu tương tự như một schematic - INA của nand2 kết nối với OUT của nand1.hữu ích, nhưng không lớn vì bạn đã dành cả ngày của bạn làm schematic anyway.i muốn viết máy nhà nước của tôi trong hành vi, sau đó biên dịch cho một tập đơn giản của dff, nand, cũng không, inv, vv sau đó kênh tuyến đường là ok.

bất cứ ai sử dụng dòng này?xin vui lòng cung cấp chi tiết cụ thể, tôi muốn xem các ví dụ của bạn nếu có thể, hoặc nghe về nó như thế nào đã được thực hiện.

cảm ơn!

 
Thú vị chủ đề,

Tôi hiện đang cố gắng để có được một chút về từ VHDL để bố trí sử dụng trong các chip tín hiệu hỗn hợp của tôi.Bạn có bất cứ thông tin hoặc hướng dẫn ở hai trạm Mentor vi mạch hoặc Silicon Ensemble về cách làm việc này?

Lời chúc mừng,
Steve

 

Welcome to EDABoard.com

Sponsor

Back
Top