L
lhlbluesky
Guest
tôi đã thiết kế một cascode gập lại hoàn toàn khác biệt opamp được sử dụng cho pipelined ADC (1,5 bit cho mỗi giai đoạn), nhưng có một số vấn đề: khi tôi kiểm tra nó trong vòng lặp mở với lý tưởng cmfb (vcvs source), GBW là 103M, dc đạt được là 80 db,-3dB băng thông khoảng 10KHz, tuy nhiên, khi tôi thử nghiệm nó trong vòng khép kín với sc-cmfb, có một số vấn đề kỳ lạ: đầu tiên, đối tượng thiết kế của tôi là [color = red] 15ms / s [/color], nhưng tốc độ thực tế chỉ là 2ms / s hoặc bất cứ điều gì tôi làm, nó vẫn như vậy, tôi không biết tại sao? thứ hai, trong giai đoạn mẫu, tôi muốn để thiết lập lại Vout + và Vout-VCM (0.9V) thông qua một bộ chuyển mạch CMOS trong giai đoạn phi1, tuy nhiên, giá trị luôn luôn là dưới 0.9V, trong chu kỳ đồng hồ đầu tiên, đó là khoảng 500mV, và tăng dần cho đến khi chu kỳ đồng hồ sáu, nó đạt đến 890mV hay như vậy, sau đó, nó vẫn không thay đổi, tôi không biết tại sao, quá, hơn nữa, khi tôi kết nối Cs và x. VCM thông qua CMOS chuyển đổi trong giai đoạn phi1, giá trị chính xác 0.9V, như vậy, tôi nghĩ rằng việc chuyển đổi CMOS là ok, nhưng có gì sai? thứ ba, tôi kết nối vin-0.9V, vin + từ 0.3V đến 1.5V, sau đó vref = 0.6V, vref + = 1.2V.vref = 0.6V, là quyền? và tôi biết giá trị mong muốn của Vout + và Vout-ví dụ, khi vin + = 1.4V, giá trị mong muốn của Vout + và là những gì Vout? hãy giúp tôi, tôi thực sự bối rối, cảm ơn tất cả.