Xử lý nhiều căn cứ trong tín hiệu hỗn hợp PCB

C

Checkmate

Guest
Tôi đã đọc bài viết rất nhiều về cách thức nền tảng trong PCBs tín hiệu hỗn hợp cần được xử lý, và tôi đã quan sát thấy trong 3 trại sau.
1.Rắn mặt đất với mặt phẳng phân chia quyền lực hay dấu vết quyền lực.
2.Chia kỹ thuật số / analog mặt đất máy bay, với các ngôi sao-point ở cấp điện.
3.Chia kỹ thuật số / analog mặt đất máy bay, với các ngôi sao điểm gần chip tín hiệu hỗn hợp.

Tôi đang thiết kế một tín hiệu-hỗn hợp 4-layer PCB liên quan đến một vi mạch BGA với tv (cả analog và tín hiệu âm thanh) và ghim số phân vùng trên vi mạch chính nó, nghĩa là tương tự và ghim kỹ thuật số được nhiều hơn hoặc ít hơn phân vùng trên chip.Các khuyến nghị đã được thiết kế để sử dụng một mặt đất tách ra.Tôi đã nhìn thấy ứng dụng mà khuyên bạn nên ghi chú hoặc đặt ADCs trên mặt đất tách ra, hoặc hoàn toàn trong đất tương tự của đức hạnh là họ tiêu thụ ít hơn hiện tại.Nhưng con chip của tôi là một bộ xử lý chủ yếu là kỹ thuật số với mức tiêu thụ hiện nay đáng kể (arnd 100mAs).

Sau đây là câu hỏi của tôi.
1.Những nền tảng sơ đồ (từ trên 3) Tôi nên sử dụng?Nếu chia rẽ, mà nên là điểm được đề nghị sao?
2.Tôi có nên đặt vi mạch của tôi trên mặt đất tương tự, mặt đất kỹ thuật số, hoặc qua chia? (Xem xét thực tế đó là một BGA 0.1mm pitch, và vì thế việc đặt trên mặt đất có nghĩa là chia ly thân rất hẹp giữa 2 căn cứ)
3.Làm thế nào chúng ta nên xử lý các dấu vết điều khiển kỹ thuật số mà sẽ có lộ trình trên máy bay chia tay?

 
Bạn có khả năng để tìm câu trả lời như nhiều như bạn đã liệt kê các trường khác nhau ...Kinh nghiệm của tôi từ RF và kỹ thuật tín hiệu analog xem xét toàn vẹn là sử dụng một máy bay mặt đất đơn rắn tại một trong các lớp bên trong.Từ các ngành công nghiệp di động, đây là những gì tôi đã làm:

1.Chỉ định một lớp bên trong như máy bay trên mặt đất.

2.Place [IC] thành phần của bạn.

3.Mặt đất tất cả "GND" BGA bóng.

4.Kết nối tất cả các "VCC" 's lên một máy bay cung cấp điện áp.Nếu bạn có điện áp cung cấp nhiều, bạn có thể sử dụng máy bay tách ra.Những chiếc máy bay nên nằm cạnh các lớp máy bay GND.

5.Decouple tất cả các nguồn cung ghim.

6.Having tất cả GND và ghim cung cấp định tuyến, bạn có thể tiến hành với các tín hiệu.

7.Lúc thuận tiện sớm nhất, cố gắng để có được xuống trên một lớp bên trong.(Giải thích sẽ làm theo)

8.Hãy thử để tách tín hiệu analog và digital trên các lớp khác nhau.Kiểm tra xem impedances thích hợp có thể được lấy.KHÔNG BAO GIỜ tuyến đường một trở kháng nhạy cảm dấu vết thông qua một khu vực nơi một tách-máy bay tồn tại.Nếu bạn sẽ phải làm điều này, bạn PHẢI tạo ra một stripline ở các lớp bên trong, và các vết này phải có máy bay mặt đất VIAS khâu trên cả hai bên, thì cung cấp một đồng trục "" chạy bên trong hội đồng quản trị.

(Bạn có thể phải sử dụng vi VIAS cho việc này.)

9.Khi tất cả các dấu vết được chuyển vào các lớp bên trong, Pour đồng trên lớp trên và dưới, kết nối với "GND".

10.Stitch mặt đất máy bay cùng với VIAS nhiều tại các cạnh tàu.

Thủ tục này đảm bảo là một thành công "Ban đầu tiên" bố trí trên một thiết bị PMG.

 
Rất cám ơn cho lời khuyên này.Tôi hiểu rằng có nhiều trại ra đó, do đó tôi không tìm sách bổ sung hoặc ghi chú ứng dụng, như tôi hiểu rằng nhiều người trong số những chất liệu không phải luôn luôn được viết bởi những người trên mặt đất làm việc thiết kế thực tế và phải đối mặt với những vấn đề thực tế.Vì vậy, tôi chỉ muốn biết các sở thích thiết kế của nhà thiết kế pcb thực tế.

Đối với điểm 7, bạn có nghĩa là nó tốt hơn cho các tín hiệu để chạy trên các máy bay nội bộ chứ không phải đầu trang / lớp đáy?

 
Bạn có thể muốn hãy xem tại:
http://www.national.com/appinfo/adc/files/controlling_noise.pdf

Các trang 23-26 trình bày này cho một tóm tắt tốt của tư duy hiện nay liên quan đến máy bay mặt đất dựa trên phân tích tín hiệu được thực hiện đúng cách và kinh nghiệm.

Trở kháng để kiểm soát tần số rất cao là khó khăn hơn vào các lớp bên trong hơn về các lớp trên và dưới bởi vì các biến thể trong độ dày điện môi có nhiều khó kiểm soát trên các lớp bên trong.Chôn các tín hiệu vào các lớp bên trong không cải thiện tính toàn vẹn tín hiệu như là một quy luật chung - từng thông qua đại diện cho một loạt tự cảm, và dấu vết lớp bên trong có sự chậm trễ con đường cao hơn (chi sự mong manh tín hiệu và sự chậm trễ) hơn dấu vết trên bề mặt như là kết quả của hội đồng quản trị dielectric ngày cả hai bên của các dấu vết.Cả hai của những yếu tố, cùng với các dấu vết các biến thể trở kháng, làm suy giảm tín hiệu toàn vẹn.Điều đó đã được cho biết, nếu bề mặt của hội đồng quản trị được tiếp xúc với nguồn E tiếng ồn trường, chôn lấp các dấu vết trên các lớp bên trong cung cấp một số mức độ che chắn - nó hầu như không có gì cho nguồn tiếng ồn từ trường.Lý do duy nhất để chôn dấu vết là tín hiệu cho một số cải tiến trong lĩnh vực E kiểm soát khí thải mà có thể đạt được bằng cách sử dụng các lớp ban như che chắn - những tín hiệu tức là chiếu từ gỗ (EMC).

Tương tự như vậy, đồng ngập lụt trên và dưới cùng của hội đồng quản trị chỉ hữu ích cho EMC.Nó hầu như không có gì để cải thiện các điều kiện tín hiệu về dấu vết trong hội đồng quản trị.Trong thực tế, đồng lũ lụt có thể cho tăng tới vòng địa phương tại cộng hưởng sóng hài của các thành phần tín hiệu cạnh đồng hồ, và có thể gây ra không mong muốn của capacitive coupling RF tần số cao hơn vào phần nhạy cảm của các mạch.Nói chung, lũ lụt đồng chỉ nên được thực hiện sau khi mô hình hóa cẩn trọng của mạch với một chương trình làm mẫu đáng tin cậy 2.5D hoặc 3ngày cho tần số cao hoặc Ban cạnh tỷ lệ nhanh.

 

Welcome to EDABoard.com

Sponsor

Back
Top