Wide Doubt Swing cascode - xin vui lòng giải thích

G

gmajay123

Guest
Những gì tôi biết là cả hai thiết bị đường sắt sẽ thấy điện áp cống cho phù hợp tốt hơn. Tuy nhiên, là cửa ngõ của M3 gắn liền với cống của M5.
 
Hi gmajay123, không phải là rõ ràng từ các sơ đồ mạch mà bạn cung cấp những gì mục đích của mạch này là, những gì là khó hiểu hơn cả các dòng ở bên trái được dán nhãn Iref nghĩa là: không "Iref1" và "Iref2". Tuy nhiên, tôi nghi ngờ rằng mạch này là một phương tiện nhận được Iout (cống hiện tại của M2) bằng Iref thành M5 theo sự thay đổi rộng của Vout, tức là: một tấm gương hiện tại. Trong mạch này, M1 và M3 hình thành tấm gương, trong khi M2 bảo vệ M1 từ các biến thể trong VDS, do đó làm cho một gương chính xác hơn hiện tại (M2 cascodes "M1) Để trả lời câu hỏi, tại sao cổng của M1 và M3 gắn liền với cống M5: tốt, nếu bạn nhìn vào mạch với M5 loại bỏ, sau đó nó chỉ là một máy nhân bản hiện tại với một cascode M1 và M4 sự thiên vị cho M2. M1 và M3 sẽ cần một số thiên vị. Đó là nơi M5 đến chơi, nó sẽ tìm thấy điểm hoạt động theo quy định hiện nay đang được thúc đẩy vào cống của nó, và nó sẽ thiết lập VGS của nó (thực sự, VDG) cho phù hợp, kết hợp với hoạt động của M3. Chỉ cần nghĩ rằng Iref (vào M5) tăng hoặc giảm một chút, và bạn sẽ thấy điện áp của M5 và M3 tương tác như thế nào. Hy vọng điều này sẽ giúp.
 
Nó có lẽ là dễ dàng hơn để xem xét sự tiến triển của thiết kế từ một cascode "đơn giản" mà không M5. Sau đó, bạn có M3 cổng kết nối với cống riêng của nó để tạo thành một gương. (Xem trang 643/644 Jacob R. Baker cuốn sách CMOS Giao diện thiết kế vi mạch mô phỏng phiên bản 2 nếu bạn có nó.) M4 là "dài" vì vậy nó giữ nguồn gốc của M2 trên Vss. Đây là sau đó một cascode mà có thể đi khá chặt chẽ để Vss. Tuy nhiên, trong khi đầu ra là khá tốt, M3 hiện tại sẽ không phù hợp với M1 bởi vì điện áp cống sẽ được khá khác nhau. Vì vậy, M5 được thêm vào M3 giữ cống của M3 ở cấp điện áp tương tự như M1 để gương gần đến 01:01. Tôi hy vọng có ý nghĩa! Những cuốn sách có thể làm một công việc tốt hơn giải thích nó. Keith.
 
Hi, Vâng, đó là một tấm gương cascode hiện tại. Cấu trúc liên kết này được thực hiện để loại bỏ tính chính xác khoảng không thương mại-off trình bày trong gương truyền thống hiện tại cascode. M1 và M2 tiêu thụ khoảng không tối thiểu. Bạn có thể nghiên cứu mạch này trong cuốn sách này: "Thiết kế của Analog CMOS mạch tích hợp" của Razavi (chương 5). Trân trọng,
 

Welcome to EDABoard.com

Sponsor

Back
Top