Vấn đề với biên độ đầu ra của DDS

R

Ricewind

Guest
Xin chào, tôi hiện đang sử dụng một DDS AD9959 để tạo ra senoids điều khiển khác nhau cho một mạch analogic. Vấn đề tôi tìm thấy là biên độ đầu ra khác nhau tùy thuộc vào tần số tôi thiết lập. Ví dụ, tôi nhận được 2,85 Vpp tại 55 MHz và 554 mVpp ở 20 MHz. Tôi biết tôi có thể làm cho biên độ đầu ra thấp hơn thông qua OSF kiểm soát và do đó có đầu ra ở điện áp tương tự ... vấn đề này là điện áp sẽ là một trong nhỏ nhất của những cái tôi có thể nhận được và nó không phải là đủ để vận hành các mạch sau đây mà không có một giai đoạn khuếch đại trung gian. Tôi không hiểu lý do tại sao các biên độ khác nhau đi ra, như DAC sẽ có thể tạo ra các tín hiệu với biên độ tối đa cho tất cả các phạm vi tần số, do đó, vấn đề nhiều khả năng sẽ được nội bộ giai đoạn kỹ thuật số của DDS. Bất kỳ giúp đỡ lúc này? Cảm ơn bạn trước.
 
Con chip này chắc chắn là có khả năng đưa ra cả hai tín hiệu tại các amplituded cùng, do đó, nghi ngờ hoặc là làm thế nào bạn đang lập trình nó, cách bạn thiết lập chip với phần cứng bên ngoài, và làm thế nào bạn đo lường nó. Bạn đang sử dụng phần mềm ADI cho chương trình đó trên bảng demo của họ, hoặc là nó phần mềm tùy chỉnh của bạn trên tàu của bạn? Tần số đồng hồ DDS đang sử dụng là gì? Bạn sẽ cần ít nhất một MHz đồng hồ 150. Bạn đang sử dụng một bộ lọc lowpass đầu ra, và nếu như vậy tần số cuttoff của nó là gì. Bao nhiêu db của sự suy giảm không có bí danh là 55 MHz? Làm thế nào bạn đo đầu ra? Analog dao động hoặc dao động kỹ thuật số? Tỷ lệ mẫu của bạn đủ cao để tránh răng cưa phạm vi? Tương tự bộ lọc LowPass của bạn elimininate cơ hội mà dao động là nhìn thấy một tần số aliased?
 
Tại bây giờ tôi chỉ cần sử dụng phần mềm debuging mà ADI cung cấp trong một hội đồng thẩm định. Tôi sử dụng một bộ dao động 27 MHz với một yếu tố nhân 18, do đó tín hiệu clocking là 486 MHz. Tôi đã nhìn thấy khả năng là lowpass lọc có trách nhiệm của hành vi như vậy, nhưng nó không có vẻ như vậy. Tôi đọc các tín hiệu cả trước và sau giai đoạn lọc và biến thể là như nhau trong cả hai trường hợp. Nó là một chút lạ bởi vì biên độ thay đổi trong một xu hướng decresing từ 1 MHz đến 30 MHz, sau đó tăng lên đến một đỉnh cao trong 55 Mhz và tiếp tục decresing từ đây. Tôi đo đầu ra với một Oscilloscope analogic. Mặc dù tôi không có các chi tiết kỹ thuật, nó thường được sử dụng để phân tích frequence cao ... vì vậy tôi nghĩ rằng nó phải phù hợp. Cảm ơn bạn rất nhiều vì câu trả lời của bạn.
 
Tôi không hiểu lý do tại sao các biên độ khác nhau đi ra, như DAC sẽ có thể tạo ra các tín hiệu với biên độ tối đa cho tất cả các phạm vi tần số, do đó, vấn đề nhiều khả năng sẽ được nội bộ giai đoạn kỹ thuật số của DDS.
Các DDS sẽ không áp dụng sự thay đổi biên độ tần số phụ thuộc vào riêng của nó. Tôi thấy có hai cách giải thích: - Bạn đã gây ra nó vô tình bởi một cấu hình không chính xác vấn đề này được tạo ra trong phần cứng tương tự của bạn
 

Welcome to EDABoard.com

Sponsor

Back
Top