Trợ giúp cần thiết về hoàn toàn gấp cascode trung với PMOS đầu vào

Y

yonzzan

Guest
Tôi thiết kế hoàn toàn gấp cascode trung với PMOS đầu vào và CMFB.Bất cứ khi nào tôi chạy Cadence, kết quả là mô phỏng theo cách khác với kết quả tính toán bàn tay của tôi và tôi có thời gian khó khăn để thực hiện công việc của tôi trung vào điểm điều hành và tôi thật sự không biết phải làm gì ..

Tôi rất nhiều sẽ đánh giá cao nếu bạn có thể cho tôi lời khuyên nào hoặc gửi cho tôi một số giấy tờ hoặc nguồn tốt tôi có thể tham khảo.(từng bước hướng dẫn)

Lời chúc mừng tốt đẹp nhấtThêm vào sau khi 1 phút:TSMC 0,18 micron công nghệ
DC giành được: 60dB
Tăng băng thông sản phẩm: 500MHz
Giai đoạn Margin: 60
Output swing: 1V PP
Output Load: 2PF
Xoay tỷ lệ: 20v/usec
đầy đủ phân ..Thêm vào sau khi 6 phút:Đối với thiết kế này, VDD nào tôi nên sử dụng
1.8V hay 3.3V?

L gì và tôi cần phải sử dụng?0.18um, 0.36um .... 0.90um ........ hoặc 1.8um ???????????

 
cho hiệu suất mạch tương tự, tôi nghĩ rằng chiều dài nên được đặt 0.35um, VDD 3.3V.
tay tính không phải là cùng với các kết quả của mô phỏng, nó bình thường, bạn cần điều chỉnh các thông số, nhưng để thực hiện những công việc đúng mạch, mạch nên được cấu hình thích hợp.trước hết, có một mạch cmfb lý tưởng hay cmfb một khuếch đại CT, sau đó, sử dụng thiên vị thích hợp hoặc thiên vị lý tưởng.
bước đầu tiên, mô phỏng các điểm dc hoạt động, làm cho kết quả đầu ra là cm điểm.
Sau đó, mô phỏng các phản ứng ac, và điều chỉnh các thông số để đáp ứng các spec.

 
Bạn có thể đăng bài mạch của bạn và làm thế nào bạn mô phỏng nó.

 
hi gingerjiang,
làm thế nào để mô phỏng các điểm hoạt động dc?
kính trọng,

 
giấy này có thể hữu ích
http://www.edaboard.com/viewtopic.php?p=822128 # 822.128

 
Sissi đã viết:

hi gingerjiang,

làm thế nào để mô phỏng các điểm hoạt động dc?

kính trọng,
 

Welcome to EDABoard.com

Sponsor

Back
Top