TI của đèn LED trắng TPS61165 Driver

A

aryajur

Guest
Xin chào kèm theo là các thông số kỹ thuật cho một phần của TPS61165 TI.Bảng EC cho thấy các nguồn và chìm vào dòng tức là pin comp ở đầu ra của khuếch đại Lỗi được 100uA có nghĩa là giai đoạn đầu ra của khuếch đại Lỗi là thành kiến với 50uA.Các đặc điểm kỹ thuật tiếp theo là transconductance của khuếch đại lỗi được đưa ra để được 320uS.
Bây giờ nếu sản lượng nguồn giai đoạn của họ và dòng nước rửa chén là không hạnh phúc bằng cách nói 5% có nghĩa là 2.5uA thì bù đắp ở đầu vào sẽ được
Vos = 2.5uA/320uS = 7.8mV

Nhưng điều này sau đó sẽ vượt qua đặc tính chính xác của họ là 2%.Vì vậy, tôi quan tâm thảo luận whats đang xảy ra ở đây.Họ là nguồn của trang trí sân khấu sản lượng hiện tại và chìm để phù hợp rất chính xác, hoặc là có một số vấn đề với các thông số kỹ thuật hay tôi giải thích nó sai?
Xin lỗi, nhưng bạn cần phải đăng nhập để xem tập tin đính kèm này

 
Không chính xác hiện tại của EA sẽ không ảnh hưởng đến hiện tại bù đắp bởi vì nó được quy định bởi các feedbackloop.

 
Có tất nhiên đó là quy định của vòng lặp phản hồi nhưng sẽ có một bù đắp nếu nguồn và dòng chìm không phù hợp.Hãy để tôi giải thích tốt hơn, xem các con số kèm theo để tham khảo.Giả sử nguồn thiên vị hiện tại trong giai đoạn đầu ra là 52.5uA và rửa chén thiên vị hiện tại trong giai đoạn đầu ra là 50uA.Bây giờ khi vòng lặp các quy định sau đó nói đến lý tưởng đầu vào của khuếch đại lỗi sẽ được ở cùng điện áp 0.2V mà là điện áp tham chiếu.Điều này có nghĩa là đầu vào của khuếch đại lỗi là 0, và bây giờ kể từ khi nguồn và dòng chìm là không hạnh phúc nắp ra tại COMP pin sẽ bắt đầu tính phí với 2.5uA của net hiện nay.Điều này sẽ làm tăng sản lượng của khuếch đại lỗi đó sẽ dường như bộ điều khiển PWM rằng không có đủ hiện trong chuỗi sản lượng như vậy, sẽ cố gắng để gia tăng hiện nay.Sự gia tăng trong hiện tại sẽ gây ra điện áp Thông tin phản hồi để tăng và trở nên lớn hơn 0.2V.Sau đó, nó sẽ trở thành 207.8mV vào thời gian đó điện áp đầu vào net để khuếch đại lỗi là 7.8mV và điều này sẽ gây ra các nguồn hiện tại và dòng chìm để cân bằng do đó làm cho các pin COMP điều chỉnh tại một điện áp cố định.Vì vậy, bây giờ đây là nhà nước quy định.Và nó trong thời gian quy định rõ ràng rằng có một offset của 7.8mV làm giảm đi tính chính xác của chip.
Xin lỗi, nhưng bạn cần phải đăng nhập để xem tập tin đính kèm này

 
Số Trong thiết kế thực tế, họ không phải là hai cá nhân Isource và Isink.Chúng là sản lượng của một trung.Thứ nhất, không phù hợp sẽ không bao giờ được quá lớn.Thứ hai, vòng lặp sẽ tự động thiết lập các điểm hoạt động dc cho comp "nút".Tại thời điểm điều hành stablized, Isource sẽ được chính xác bằng Isink theo VDS không cân bằng của Isource và Isink.Thêm vào sau khi 2 phút:Tất nhiên, không phù hợp của các cặp đầu vào sẽ vẫn tồn tại.

 
Tôi không thấy lý do tại sao họ không phải là cá nhân Isource và Isink.Bạn có vui lòng hiển thị một số ý tưởng mà làm cho một giai đoạn nguồn đầu ra rửa chén mà không cần một nguồn hiện tại và chìm hiện một cách riêng biệt?Cũng là không phù hợp có thể dễ dàng được nhiều điều này nếu hệ thống không phải là tỉa một cách đặc biệt.Nếu bạn thiết kế một MOS hiện nhân bản và muốn Vdsats nhỏ hơn 5% không phù hợp trong nhân đôi dòng rất có thể dễ dàng xảy ra.Cũng là hiện nay là dịch sang phía cao và được nhân đôi bởi PMOS tại phía nguồn và được nhân đôi bởi NMOS ở phía thấp để làm cho chìm.Vì vậy, bây giờ này nên làm cho không phù hợp thậm chí tồi tệ hơn vì thường sẽ có tỉ lệ trong gương để có như vậy hiện nay cao.
Cũng như tôi đã giải thích trong bài trước đây của tôi, vòng lặp các quy định và chắc chắn là bạn nói rằng vào thời gian đó Isource và Isink được chính xác bằng nhau.Đó là sự thật nhưng những gì khiến họ phải được bình đẳng?Đầu vào để khuếch đại lỗi của hãng.Rõ ràng, nếu họ không bình đẳng với 0 vào sau đó bạn chắc chắn cần một số loại đầu vào để làm cho họ bình đẳng và thats cách bù đắp được xác định, không phải là nó?
Và sau đó tất nhiên không phù hợp của các cặp đầu vào cũng sẽ góp phần chắc chắn cộng với không phù hợp của bóng bán dẫn khác trong amp này.

 
Hi aryajur:
Các offset của E / A có thể coi là rối loạn hoặc biến dạng.
Nhưng đó là trong vòng lặp của thông tin phản hồi tiêu cực.
Thông tin phản hồi làm giảm dòng-to-đầu ra chuyển giao chức năng của một nhân tố của 1 / (1 LG)
LG là đạt được vòng mở.
nếu dc của LG là 60dB, các bù đắp của E / A có thể làm giảm 1 / 1000.
Vì vậy, bạn không lo lắng về việc không phù hợp của E / A quá nhiều.Ynhe

 
Xin lỗi cho sự vắng mặt của tôi từ các cuộc thảo luận.Chúng tôi có thể tiếp tục các cuộc thảo luận ngay bây giờ.Tôi thấy rằng hiện còn có bất đồng đó sẽ có một hiệu số vấn đề nghiêm trọng trong hệ thống nếu nguồn hiện tại và chìm không tỉa.Để chứng minh điểm của tôi tôi sẽ đề nghị chạy một mô phỏng.
Các netlist sau đại diện cho macromodel sytem là đại diện trong các hình ảnh schematic.

Mã số:* Spice netlist cho mạch: TPS61165.CKT

V5 Is1_2 C1_2 DC 0V

V4 Is2_2 0 DC 0V

D4 D3_2 VcIs1_1 DLED1

D3 D2_2 D3_2 DLED1

D2 D1_2 D2_2 DLED1

D1 U1_6 D1_2 DLED1

V3 Is1_1 0 DC 5V

V2 U1_2 0 DC 1.23V

EU1 U1_6 0 C1_2 U1_2 1E5

Is2 Is1_2 Is2_2 50U

Is1 Is1_1 Is1_2 52.5u

C1 0 C1_2 10n

V1 VcIs1_2 0 DC 0.2V

GVcIs2 Is1_2 Is2_2 VcIs1_1 VcIs1_2 160u

GVcIs1 Is1_2 Is1_1 VcIs1_1 VcIs1_2 160u

R1 0 VcIs1_1 0,57

V vi mạch. (C1_2) = 0v

SAVE Is1_2 C1_2 Is2_2 Is1_1 VcIs1_2 VcIs1_1 D3_2 D2_2 D1_2 U1_6 U1_2. @ V5 [p]

SAVE v5. # Chi nhánh @ v5 [z] @ v4 [p] v4 # chi nhánh @ v4 [z] @ d4 [p] @ d4 [id] @ d3 [p] @ d3 [id]

SAVE @ d2. [P] @ d2 [id] @ d1 [p] @ d1 [id] @ v3 [p] v3 # chi nhánh @ v3 [z] @ v2 [p] v2 # chi nhánh

SAVE @ v2 [z] @ is2. [P] @ is2 [v] @ is1 [p] @ is1 [v] @ c1 [p] @ c1 @ v1 [p] v1 # chi nhánh

SAVE @ v1 [z] @ r1. [P] @ r1 * Chọn mạch phân tích:

TRẦN 20n 100U 0. 20n UIC* Mô hình / Subcircuits được sử dụng:* LED1 Typ Red GaAs LED: VF = 1.7V VR = 4V Nếu = 40mA trr = 3uS

Model DLED1. D (IS = 93.2P RS = 42phút N = 3,73 BV = 4 IBV = 10U

CJO = 2.97P VJ =. 75 M =. 333 TT = 4.32U)

. END

 
tôi nghĩ rằng khi hệ thống được regulated.In cyclw mọi nhiệm vụ, (trong thời gian hiện tại chìm chìm *) = (mã nguồn hiện tại * soucr thời gian). The chìm hiện nay không bằng các soucre hiện hành không thành vấn đề.

 

Welcome to EDABoard.com

Sponsor

Back
Top