Thiên vị bản sao và làm thế nào thì một công việc tế bào chậm trễ là gì?

M

mouzid

Guest
Xin chào các thành viên, bất cứ ai có thể giải thích cách làm việc của điện một tế bào chậm trễ. (Shematic sung 2) một người nào đó có thể cho tôi biết một sự thiên vị Replica (Shematic hình 1) là những gì. Vai trò của nó và những gì nó làm? Thanks.
 
Xin chào, tôi đang investiguating các mạch. Tôi biết rằng các tế bào chậm trễ được sử dụng cho thiết kế VCO và Replica được sử dụng trong thiết kế của máy bơm phí.
 
Những tế bào này được sử dụng trong thiết kế kỹ thuật số tốc độ cao
 
Bất cứ ai có thể giúp? Tôi cũng cần thông tin trên.
 
Hmmm ... một trong những bên trái trông giống như một cascode hoạt động và một bên phải trông giống như một Opamp với tải trọng hoạt động ... tại sao nó được gọi là một tế bào chậm trễ? Bất cứ ai có thể giải thích rõ ràng?
 
Các đầu vào (Vin + "-" Vin-") để các cặp khác biệt giữa logic ECL hoặc một số hình thức của tín hiệu logic, đầu vào phải có đủ lớn để chuyển đổi các cặp khác biệt. Tôi nghĩ hiện tại đuôi (Mdiffbias) của các cặp khác biệt giữa hai lần so với hiện nay ở MP1, MP2. (Dựa trên sơ đồ là có vẻ rằng có một số lỗi, Id trong Mdiffbias hiện nay là tương tự như MP1, MP2, mouzid xin vui lòng kiểm tra này). Giả sử Mã hiện tại trong MP1 là tôi và các tụ điện có vẻ như trong Vout-Vout + các nút được, nó là bằng các đĩa CD của MP1 + đĩa CD của sự khác biệt giữa các + cload giai đoạn tiếp theo. Sự trễ này là kiểm soát của tôi hiện tại là swing điện áp đầu ra sẽ phụ thuộc hiện nay là cần phải sạc điện dung trong Vout-hoặc vVout + các nút. Để kiểm soát số lượng nạp điện dung trong nút đầu ra, điện áp Vcont kiểm soát sự thiên vị hiện tại. Vì vậy, sự chậm trễ có thể được điều khiển bởi điện áp Vcont. Tăng điện áp Vcont sẽ rút ngắn sự chậm trễ, tương tự như giảm điện áp Vcont sẽ làm tăng sự chậm trễ.
 

Welcome to EDABoard.com

Sponsor

Back
Top