tần số comparator

B

bigpop

Guest
ai cũng có thể đưa cho tôi một số lời khuyên về cách thiết kế một so sánh tần số?
đầu vào là hai đồng hồ và đầu ra là tín hiệu logic.cảm ơn

 
kỹ thuật số mạch có thể vào nhu cầu của bạn.có lẽ hai tụ tính bởi hai đồng hồ là hai yếu tố đầu vào của comparator.

 
giải pháp 1) -> thực hiện một truy cập và truy cập một thời gian sửa chữa cho cả hai đồng hồ
giải pháp 2) -> làm cho 2 dff, clks là đồng hồ Một clockB.D của cả hai là DFFs (clockA VÀ clockB), cho Qs phí hai cap như comparator imputsof

 
Không ai biết được bất cứ giấy hoặc cuốn sách thảo luận về các mạch điện cho mục đích này?

 
Tìm sách về PLL.Một số PLL sử dụng chỉ là một cổng XOR cho giai đoạn & máy dò tần số.

 
PLL thường sử dụng PFD (Giai đoạn Tần Detector) để so sánh tần số và sự khác biệt giữa giai đoạn 2 đồng hồ. Đây là chỉ đơn giản thực hiện bằng cách sử dụng 2 D-flip flops mỗi kích hoạt bởi một trong những đồng hồ và D kết nối với '1 'và các kết quả đầu ra của 2 flip-flops được anded và kết nối với các thiết lập lại không đồng bộ của 2 flip flops mạch này sẽ là một so sánh tần số tốt nhưng. nó cũng là một so sánh giai đoạn, có nghĩa là nó sẽ cung cấp cho sản lượng ngay cả khi 2 đồng hồ có cùng tần số nhưng giai đoạn khác nhau.

Tôi đề nghị một phương pháp thay thế (nhưng tôi không chắc nó sẽ làm việc) Thiết kế 2. Quầy mỗi lái xe của một đồng hồ khác nhau (cả hai quầy có cùng kích thước) Lúc bắt đầu so sánh đặt lại cả quầy., Sau khi một trong truy cập tràn bộ, kiểm tra giá trị của cả hai quầy, nếu cả hai đều giống nhau thì đồng hồ đều được bình đẳng với độ chính xác nhất định Nếu không,. sau đó là một trong những đầu tiên tràn là của tần số cao hơn và sự khác biệt về giá trị quầy 'có thể cung cấp cho bạn sự khác biệt tần số tương đối.
Đối với độ chính xác tốt hơn sử dụng quầy lớn hơn nhưng đầu ra sẽ có chu kỳ hơn để được cung cấp.

 
Bạn có thể sử dụng hai tần số để chuyển đổi điện áp (một cho mỗi đồng hồ).Nhìn vào pg.622 của "Bipolar và MOS Analog thiết kế vi mạch" của Grebene cho tần số điện áp thiết kế để chuyển đổi.Bạn có thể sau đó chỉ cần so sánh hai kết quả đầu ra.

 
tôi nghĩ rằng nếu bạn có thể tìm thấy những điểm triggle của hai CLK
và làm một số logic trên nó, nó có thể làm việc.

 
tôi đã làm khối cùng một vài tháng trước.i được sử dụng như là một tài liệu tham khảo để đếm các đồng hồ khác và đầu ra một logic.Về cơ bản, chỉ cần đếm và logics.you combinational chỉ cần cẩn thận khi bạn đếm nó.

các công trình silic.

 
sử dụng PLL (Giai đoạn bị khóa Loop) IC
kiểm quốc gia bán dẫn trang web

 
tìm giấy ngày 6-bit FM dựa flash ADC.
nó sử dụng tần số dựa comparators.
Nó là gì, nhưng FlipFlop có yếu tố chậm trễ trong con đường của nó.

Bạn cũng có thể có một ckt tương tự.có Diode và MOS.nó có thể được sử dụng như tần số dựa sánh.

 
Im cũng đang tìm kiếm đó.
Vì vậy, tốt nhất là những gì hoặc bạn có thể hiển thị một trong những?

 
như là một ví dụ đơn giản:
Nếu u có hai cách chính xác tín hiệu tương tự như một XOR chúng, sau đó sản lượng sẽ là số không.
u có thể sử dụng và mở rộng ý tưởng này để làm cho comparators freq.

 
tôi cũng đã nhận một số chip, và muốn xây dựng một tần số và điện áp comparators.

 
bigpop đã viết:

ai cũng có thể đưa cho tôi một số lời khuyên về cách thiết kế một so sánh tần số?

đầu vào là hai đồng hồ và đầu ra là tín hiệu logic.
cảm ơn
 

Welcome to EDABoard.com

Sponsor

Back
Top