tăng thời gian mùa thu và thời gian của biến tần

P

p.sivakumar

Guest
Chào
Cả hai n-Mos và p-Mos chiều rộng là chiều rộng tối thiểu (có nghĩa là chúng tôi không thể folde nó để giảm thời gian tăng) sau đó
Để duy trì trong thời gian tăng bình đẳng và rơi thời gian để các biến tần các bước đi của bạn để tack là gì?

Cảm ơn
Sivakumar

 
để duy trì và tăng thời gian mùa thu chiều rộng của pmos thường lấy làm 2,5-3 lần so với NMOS, như vận tốc điện tử nhiều hơn lỗ ....

dont know what u có nghĩa là bởi pmos tối thiểu / NMOS rộng ..

hy vọng điều này sẽ giúp,
Prasad

 
Chào
Trên thực tế những gì explaind của bạn là chính xác nhưng những gì tôi đang hỏi là ....

p-Mos của tôi và n-Mos độ rộng của biến tần là giống nhau đó là 0,36 u cho 0.25u công nghệ
p-Mos chiều rộng là 0.36u
n-Mos chiều rộng là 0.36u (đây là những khác độ rộng tối thiểu cho 0.25utech)
chúng tôi không thể làm giảm độ rộng dưới những chiều rộng bởi vì các quy tắc DRC
đồng thời chúng tôi không thể làm tăng độ rộng của p-Mos và n-Mos beyound các độ rộng bởi vì đó là desing của tôi theo functionality.that có nghĩa là chúng ta nên duy trì độ rộng bằng nhau cho cả hai n-Mos và cho p-mos. bây giờ tăng thời gian hơn so với thời gian mùa thu, vì thấp tính di động tàu sân bay trong p-mos.

doubut của tôi là ..

Các bước khác nhau bạn sẽ tack để equalise những thăng trầm của biến tần lần cụ thể là gì?

Cảm ơn
Sivakumar

 
cả hai r bóng bán dẫn có kích thước như vậy chưa?và chỉ có 1 liên hệ để phổ biến mỗi?

cái gì khác, tôi cũng muốn biết câu trả lời trong tình huống này.

cảm ơn,
Prasad

 
hãy đi qua kỹ thuật số Thiết kế bởi Rabbay, gọn gàng giải thích được cho

 
Này,
Có u kiểm tra nó trong các layout.B, cos tôi cảm thấy với u như vậy không ít chiều rộng có thể kết nối liên lạc cho đặt ra với phổ biến các b'cos liên hệ với chiều rộng tối thiểu sẽ được lớn hơn chỉ có một liên hệ that.And thêm không cũng rất reliable.If u o thực sự muốn đẩy bình đẳng và tăng thời gian mùa thu u có thể thử với chiều dài của NMOS ít cao hơn mức tối thiểu length.I nghĩ rằng sẽ làm việc như trong trường hợp đó mà sẽ bù lỗ cho tốc độ thấp.
kính trọng,
Pratap

 
Chào,
Tôi không nghĩ rằng nó sẽ được trivially có thể làm những gì bạn muốn.Tôi chưa bao giờ thấy loại thiết kế mà độ rộng của p-Mos là một n-Mos bóng bán dẫn được giữ bằng nhau.Thông thường, đối với bất kỳ thư viện công nghệ, một hằng là cố định mà bù đắp cho sự khác biệt giữa các hãng di động trong N-MOS và P-MOS.Thư viện sau đó toàn bộ công nghệ này duy trì tỷ lệ giữa độ rộng của N-MOS và P-MOS.
Hy vọng điều này sẽ giúp,
Kr,
Aviral Mittal.

 
Chào
Tôi phải đối mặt với vấn đề này tại một trong các interview.what ông yêu cầu là ....... theo chức năng của tôi p của tôi-Mos và n-Mos độ rộng nên duy trì
bằng nhau (không phải độ rộng tối thiểu) thì làm thế nào có thể u equalise sự nổi lên và rơi ra lần với thay đổi của giá trị W và L?

Cảm ơn
Sivakumar

 
bạn có thể có một cái nhìn tại invertor để tổng hợp cây đồng hồ trong thư viện founday bào đứng, trong đó có sự cân bằng rất tốt cho r / f cạnh.

 
Chào
Tôi có một tole để làm cơ thể IAS this.U sử dụng kỹ thuật để Vt của NMOS sẽ tăng lên. Vì vậy, u sẽ nhận được sự chậm trễ bình đẳng như các dòng sẽ như nhau cho cả hai kéo lên và kéo xuống.
Hy vọng rằng sẽ giúp.

 
Bạn có thể sử dụng 3 bóng bán dẫn P tại song song.

 

Welcome to EDABoard.com

Sponsor

Back
Top