Tôi có thể sử dụng bộ lọc hoạt động vòng lặp ở đây?

N

nagamlan

Guest
Nếu tôi muốn @ thời gian ban đầu, khi PLL bắt đầu làm việc, Vctrl nên được 0, sau đó hoạt động của bộ lọc o / p sẽ là @ 0 và các op-amp sẽ nhập khu vực tuyến tính. Vì vậy, tôi có thể sử dụng bộ lọc vòng lặp đăng nhập trong kịch bản đó?
 
"Ban đầu thời gian" âm thanh giống như đề cập đến một vấn đề mô phỏng tinh khiết. Một PLL thực sự thiết kế nên có thể để phục hồi từ bất kỳ quốc gia nào. Thường nó đủ rằng các bộ lọc hoạt động miễn phí từ đảo chiều tăng.
 
ya thats f9. Tuy nhiên, trong một hoạt động LF, con đường thức ăn trở lại từ đã i / p thiết bị đầu cuối để o / p có nắp. Vì vậy, làm thế nào các opamp sẽ nhận được chế độ phổ biến của nó.
 
Tôi có thể tưởng tượng nhiều bộ lọc tích cực cấu trúc liên kết, bạn nên hiển thị mạch của bạn.
 
Tích hợp thường được sử dụng trong PLL để ổn định vòng lặp điều kiện ban đầu với điện hoặc siignal-on sẽ phụ thuộc vào nhiều yếu tố. Để làm cho thiết kế tồn tại bạn phải hạn chế tối đa các lỗi VCO trong phạm vi chụp PLL của bạn, do đó, tình trạng ban đầu phải được xem xét ngẫu nhiên. Một số người sử dụng máy trộn hai hoặc bồi thường tăng kép / biến cho phép phạm vi chụp rộng và sau đó theo dõi chậm cho jitter thấp. Đôi khi một máy dò tần số được sử dụng mà bị tiếng ồn cạnh hơn và jitter nhưng đòi hỏi một tín hiệu đó là phù hợp để pha trộn với VCO và cũng khóa trong giai đoạn như trái ngược với 90 giai đoạn deg bù đắp trong Loại được gọi là giai đoạn trộn. Phạm vi chụp được xác định bởi các đặc tính vòng lặp. Thường thì một dòng điện trở được thêm vào nắp để cung cấp cho tăng tỷ lệ và phạm vi chụp rộng hơn tại các chi phí của jitter và sau đó Cap song song ở mức 10% giá trị vốn hóa tích hợp chính để cung cấp gợn thấp và jitter VCO. Tôi sẽ nắm bắt một số giấc ngủ và cho phép bạn lại cụm từ câu hỏi của bạn, nhưng tôi không tin rằng điều kiện ban đầu là vấn đề thực sự.
 
[ATTACH = CONFIG] 79.423 [/ATTACH] Nếu loại của các bộ lọc đăng nhập được sử dụng .... Vin-sẽ nhận được Vref, như không có đường dẫn dc từ o / p i / p. Trong trường hợp đó Opamp của tôi có thể vào khu vực tuyến tính
 
Như đoán của SunnySkyguy, đó là một tích hợp (hay chính xác hơn là một bộ lọc với đặc tính PI). Các vòng lặp phản hồi trên một VCO và so sánh giai đoạn sẽ tạo ra một tín hiệu đầu vào đó sẽ đem lại sản lượng tích hợp vào tầm trung. Điều kiện đối với: 1. vòng lặp có dấu hiệu tăng chính xác, 2. lập trình tần số trong phạm vi VCO, 3. so sánh giai đoạn có một đầu ra đơn điệu trên phạm vi tần số VCO.
 
[ATTACH = CONFIG] 79.694 [/ATTACH] Hi ... cảm ơn cho ý kiến ​​đóng góp của bạn ... Tôi thực sự thấy rằng bản thân vòng lặp PLL chăm sóc của các phần biasing. Tôi có một mô hình để phân tích sự ổn định, trong mô hình mà tôi đã được thử nghiệm thứ tự thứ 4 hoạt động LF với một vcvs như bộ khuếch đại. Sau khi ổn định các vòng lặp, tôi đặt LF của tôi trong mô hình thoáng qua và nó làm việc tốt. Nhưng làm thế nào để làm phân tích ổn định với bộ khuếch đại thực tế? Như nó sẽ không có bất kỳ loại đạt được trong AC mô phỏng. Cũng trong AC mô phỏng bất kỳ điều kiện ban đầu sẽ không làm việc .. PLZ giúp tôi
 
Phân tích ổn định đòi hỏi một mô hình PD & PLL. Nó có thể được thiết kế để bao gồm một thông tin phản hồi DC. Để phân tích được khuếch đại trên riêng của nó, bạn sẽ muốn có một thông tin phản hồi DC auxilary trong các thiết lập phân tích. Nó có thể được dễ dàng cung cấp bởi các cuộn cảm rất lớn hoặc các yếu tố mạch ảo khác. Bạn cũng có thể đóng vòng lặp bởi một loạt nguồn điện áp và tính toán được lặp như một tỷ lệ điện áp.
 
Bạn cũng có thể đóng vòng lặp bởi một nguồn điện áp loạt và tính toán được lặp như là một tỷ lệ điện áp
Có, phương án này tương tự như 1 phần của "Định lý Thông tin phản hồi chung" Middlebrook của (GFT) - Tuy nhiên, điều này chỉ hoạt động trong trường hợp nguồn loạt được đặt tại một nút có một sức đề kháng đầu ra thấp đáp ứng một sức đề kháng đầu vào cao. Tốt hơn: Opamp đầu ra.
 
Vấn đề là không chính xác rõ ràng. Để phân tích đạt được khuếch đại mà không có một vòng phản hồi, bạn sẽ chỉ cần thêm một nguồn đầu vào và một con đường thiên vị. Con đường thiên vị không được làm ảnh hưởng đến phân tích AC. Một mạch LC sẽ làm gì trong trường hợp hiện tại, nhưng nguồn kiểm soát có thể được sử dụng bổ sung nếu bạn thích. [COLOR = "Silver"] --- Cập nhật --- [/COLOR] PS: Bạn có thể đo lường được khuếch đại như thế này:
 
Mối quan tâm của tôi là ... Tôi đã đặt hoạt động LF với vcvs như amp. Nhưng khi tôi sử dụng amp thực tế tại nơi vcvs, vòng lặp PLL của tôi ngày càng trở nên không ổn định. Như BW của tôi là
 
[ATTACH = CONFIG] 80.032 [/ATTACH] Nếu tôi muốn đưa điều này LF trong PLL, làm thế nào tôi có thể làm phân tích ổn định. Vì không có đường dẫn dc từ i / p của amp o / p của amp, LF (amplifier) ​​sẽ không nhận được điểm điều hành của nó trong phân tích STB hoặc AC.
 
Mối quan tâm của tôi là ... Tôi đã đặt hoạt động LF với vcvs như amp. Nhưng khi tôi sử dụng amp thực tế tại nơi vcvs, vòng lặp PLL của tôi ngày càng trở nên không ổn định. Như BW của tôi là
 
Nó vẫn còn chưa rõ ràng những gì bạn muốn đạt được. Chuyển bộ lọc đặc tính có thể dễ dàng phân tích bằng các phương pháp đã đề cập ở trên. Đối với một phân tích của vòng lặp PLL hoàn thành, bạn sẽ cần một VCO + PD mô hình. Trong trường hợp này, mô hình sẽ cung cấp các thông tin phản hồi từ đầu ra của bộ lọc đầu vào bộ lọc và các điểm hoạt động DC.
Nhưng khi tôi sử dụng amp thực tế tại nơi vcvs, vòng lặp PLL của tôi ngày càng trở nên không ổn định.
Bạn có thể mô tả quan sát của bạn một cách chính xác?
 
[ATTACH = CONFIG] 80.032 [/ATTACH] Nếu tôi muốn đưa điều này LF trong PLL, làm thế nào tôi có thể làm phân tích ổn định. Vì không có đường dẫn dc từ i / p của amp o / p của amp, LF (amplifier) ​​sẽ không nhận được điểm hoạt động của nó trong phân tích STB hoặc AC
Nếu bạn thực hiện một phân tích ac theo điều kiện vòng kín dự kiến ​​sẽ không có vấn đề với các điểm hoạt động dc. Tuy nhiên, bạn phải chú ý rằng vòng lặp dc vẫn còn đóng cửa. Với mục đích này, một số (cổ điển) phương pháp tồn tại.
 
Đầu tiên tôi chạy phân tích thoáng qua và ổn định quá vcvs như khuếch đại trong LF. Tôi có kết quả tốt. Nhưng bất cứ khi nào tôi thay thế các vcvs với một bộ khuếch đại cascode gấp, kết quả không được dự kiến ​​trong thoáng qua. Sau đó, tôi nghĩ làm phân tích ổn định với amp thực tế LF. Nhưng tôi nghĩ rằng do không nhận được đúng xu hướng, vòng lặp là có hành vi bất thường. Vì vậy, kết luận là bất cứ khi nào tôi đang sử dụng vcvs như amp, tất cả mọi thứ làm việc tốt, nhưng ngay sau khi tôi đang sử dụng amp thực tế, vòng lặp không đem lại kết quả thích hợp [COLOR = "Silver"] --- Cập nhật --- [/COLOR] VDD và VSS (1.2V và 0V) [COLOR = "Silver"] --- Cập nhật --- [/COLOR] Như bạn có thể nhìn thấy PLL có 2 vòng. 1 là của PLL chính nó và khác là vòng lặp thông tin phản hồi từ-ve của bộ khuếch đại LF. Bằng cách đặt một inductor, tôi có thể đóng vòng lặp phản hồi amp. Tuy nhiên, trong trường hợp đó, tôi nhận được kết quả bất thường.
 
Bạn đã kiểm tra các thông số khuếch đại đầu tiên? Ví dụ suffcient Phạm vi phổ biến chế độ, không có đảo ngược được?
 
PLL với tất cả các thành phần thực tế, chúng tôi không thể chạy ac phân tích, chúng ta cần để mô hình nó. Nếu tôi sử dụng amp thực tế trong hoạt động LF, chúng ta cũng cần để mô hình amp. Như tôi đã thấy nó không thể cung cấp cho điện áp dc thích hợp để amp. Vậy làm thế nào để mô hình amp cho PLL
 

Welcome to EDABoard.com

Sponsor

Back
Top