Sự khác biệt giữa CPLD và FPGA

N

nishams

Guest
Hi .. Tôi muốn biết về sự khác nhau giữa FPGA và CPLD.Pls Ai đó giúp tôi ... NISHAMS

 
Đó là một câu hỏi rất phổ biến ở đây.

.

Xin vui lòng thực hiện tìm kiếm diễn đàn cho các từ khóa FPGA CPLD sự khác biệt.Trước cuộc thảo luận rất có thể chứa các câu trả lời bạn cần.

 
Để bây giờ
Các CPLD:

1.The ma trận logic.
2.Fuse programming.Even quyền lực không thành công.

FPGA
1.Grass đệ logic
2.flexible lập trình nhưng khi sức mạnh không, nó cần phải được reprogramming (nó có thể lừa với opload bộ nhớ bên ngoài.

Huys

 
Chào,
Một số khác biệt tôi là danh sách,
FPGAs,
Không lớn.của flipflops, tức là trình tự logic.
Dễ bay hơi ... cần reprogramming về quyền lực lên (SRAM dựa).
có thể có bộ vi xử lý embeded, nhân đấu n on-chip rams.Also đồng hồ quản lý là rất tiên tiến.
cho các ứng dụng phức tạp.
CPLDs,
Hơn số tiền của logic combinatoional.
PAL dựa, Khi lập trình không cần cấu hình lại, trừ khi thay đổi thiết kế.
Tốt hơn dự đoán được sự chậm trễ.
Đối với thiết kế nhỏ với logic giải mã lớn và tiêu thụ điện năng thấp.

 
Một số FPGAs có sẵn trong bộ nhớ flash không bay hơi cho cấu hình.Ví dụ, Xilinx Spartan-3AN loạt.

Thế nào là "cỏ đệ logic"?
Last edited by echo47 ngày 07 tháng mười hai 2007 9:56; edited 1 thời gian trong tổng số

 
lĩnh vực thiết bị lập trình logic
nhiều thời gian lập trình (reprogammable).
nó contaains CLB.Programabble logic phức tạp thiết bị
một thời gian progammable.
PAL logic.

 
FPGA:
a) SRAM dựa trên công nghệ.
b) Segmented kết nối giữa các yếu tố.
c) thường được sử dụng cho các mạch logic phức tạp.
d) Phải được lập trình lại một lần năng lượng không sử dụng.
e) đắt tiền

CPLD:
Flash) hoặc EPROM dựa trên công nghệ.
b) kết nối giữa các yếu tố liên tục.
c) thường được sử dụng cho mạch logic đơn giản hay phức tạp vừa phải.
d) không cần được tái lập trình một lần năng lượng không sử dụng.
e) Cheaper

 
Thank You Got .... tất cả sự hiểu biết tốt về cả hai FPGA và CPLD.Nhưng là gì "cỏ Field Logic?"

 

Welcome to EDABoard.com

Sponsor

Back
Top