Phân tích sự ổn định của PLL với Active Vòng bộ lọc

N

nagamlan

Guest
[ATTACH = CONFIG] 80.032 [/ATTACH] Nếu tôi muốn đưa điều này LF trong PLL, làm thế nào tôi có thể làm phân tích ổn định. Vì không có đường dẫn dc từ i / p của amp o / p của amp, LF (amplifier) ​​sẽ không nhận được điểm điều hành của nó trong phân tích STB hoặc AC.
 
Vâng, đó là giai đoạn tích hợp sẽ đi đến một trong các đường ray cung cấp điện sau khi bật. Một phân tích ổn định là vô dụng trừ khi bạn cũng bao gồm các đường dẫn thông tin phản hồi, tức là Kvco dao động và mạng chia 1 / N. Vì vậy, một phân tích vòng khép kín sẽ bao gồm một lực lượng phục hồi để giữ cho amp op đi các đường ray. Tuy nhiên, nếu bạn muốn chỉ cần phân tích các mạch vòng lặp mở như bạn đã vẽ nó (hoặc tốt hơn với VCO và chia tăng), bạn sẽ cần phải làm như vậy trong lĩnh vực tần số (tức là vẽ một điềm lô) bằng cách sử dụng các phương pháp tiêu chuẩn của bản vẽ vòng lặp mở chuyển giao chức năng 1 + GH (S) http://en.wikipedia.org/wiki/Closed-loop_transfer_function
 
PLL với tất cả các thành phần thực tế, chúng tôi không thể chạy ac phân tích, chúng ta cần để mô hình nó. Nếu tôi sử dụng amp thực tế trong hoạt động LF, chúng ta cũng cần để mô hình amp. Như tôi đã thấy nó không thể cung cấp cho điện áp dc thích hợp để amp. Vậy làm thế nào để mô hình amp cho PLL
 

Welcome to EDABoard.com

Sponsor

Back
Top