Orcad newbie câu hỏi về các thư viện

P

Picstudent

Guest
Hải Tôi là một người mới bắt đầu với orcad. Tôi gặp Orcad 9 chỉ. Tôi bắt đầu với chụp orcad. Liệu có cách nào tôi có thể cập nhật các thư viện thành phần của chụp trong Orcad 9? Nhiều vi điều khiển không có trong thư viện của orcad9. Bằng cách này Theo như hiểu rằng chúng tôi có để tạo ra một sơ đồ mạch trong nắm bắt và tạo ra một netlist. Sau đó mở này netlist trong bố trí để tạo ra một bảng. Sơ đồ bản vẽ Tôi đã gần như suceeded.But sau đó bị khóa. hướng dẫn tôi bối rối. Bất kỳ ai với một vài từ ngắn gọn các thủ tục để tạo ra một thiết kế Hội đồng quản trị từ sơ đồ mạch (tuyến đường này là đủ) có thể rất nhiều công cụ trong orcad và hướng dẫn một lớn, Vì vậy, nhiều điều không rõ ràng. Xin vui lòng .. Picstudent
 
Câu chuyện đi như thế này ........ Khi bạn đã hoàn thành với sơ đồ mạch của bạn trong Capture, làm một DRC (Degisn Rule Check) để xác minh rằng không có lỗi, sau đó tạo ra một netlist Layout. Bây giờ netlist của bạn đã sẵn sàng. Bây giờ mở Layout ........ Khi bạn cố gắng để mở tập tin mới, nó yêu cầu về công nghệ template (*. tch) điều này gây nhầm lẫn cho người mới. Tôi sẽ không để thảo luận về các chi tiết về tập tin này. Bạn có thể sử dụng, ví dụ protel.tch nó làm việc tốt (Nó có thể được tìm thấy trong thư mục Giao diện, tìm kiếm cho nó, ngay bây giờ OrCAD không được cài đặt trên máy tính của tôi, vì vậy tôi không phải là rõ ràng). Nó sẽ hỏi bạn vị trí của tập tin netlist. Và bây giờ bạn có thể giúp bạn tiết kiệm (*. max) borad tập tin. Sau này, bạn sẽ được yêu cầu để chỉ định các dấu chân để thành phần khác nhau. Một khi bạn kết thúc với nó, bạn có thể nhìn thấy cách bố trí borad unrouted của bạn. Hy vọng điều này sẽ giúp
 
nhờ hai đầu mối, sẽ cố gắng btw những gì về thiết bị cơ sở dữ liệu cập nhật? Bất kỳ cơ hội? Picstudent
 
Tôi cũng không biết bất kỳ thủ thuật như vậy để làm điều đó. Chúc may mắn
 
Nếu bạn đăng ký cho TI trang web bạn có thể có được allmost tất cả các thành phần TI ở định dạng chụp orcad Tất cả các Bobi tốt nhất
 
Đừng hy vọng tìm thấy tất cả các của UC trong thư mục lib. Hãy kết nối không quy định. chân, chỉnh sửa tên pin và bắt đầu. bimbla.
 
Tôi đồng ý với bimbla cho đến khi trừ khi bạn có phiên bản mới nhất!
 
một khi u kết thúc với các sơ đồ mạch và DRC tạo netlist bố trí (MNL) tập tin. Sau đó, trong Layout Plus mở MNL tập tin, nó yêu cầu 4 deafult.tch (phiên bản 9.2) trong thư mục thư viện sau đó u lưu nó như là tập tin tối đa. tôi nghĩ rằng nó sẽ làm việc tốt sau này. cho UC đảm bảo việc sử dụng u dấu chân có kích thước chính xác. nếu không, bạn có thể tạo ra một dấu ấn mới trong quản lý thư viện. nó là một trong những lỗi phổ biến trong khi PCB làm. Sau đó, u-phải sửa chữa ranh giới, điều chỉnh các ngăn xếp pad, thiết lập chiều rộng theo dõi, thiết lập không có lớp, không đi tuyến đường, vv mà r giải thích trong hướng dẫn
 
hai Cảm ơn tất cả. Trong đó hướng dẫn hoặc tài liệu mà chúng tôi có thể tìm thấy những mô tả của messeges lỗi sau khi các quy tắc thiết kế kiểm tra? "Cùng chân kết nối với mạng lưới khác nhau" vv Picstudent
 
Tôi không nghĩ rằng có một danh sách các lỗi được liệt kê bất cứ nơi nào. Hầu hết trong số họ là những tin nhắn hợp lý. Các lỗi mà bạn đề cập có liên quan nếu bạn có một disignator refrence trùng lặp hoặc đã chỉ định một tên khác nhau cho các kết nối off-trang kết nối các chân VCC và GND của một vi mạch hơn so với tên bán-pin. bimbla.
 
hai nhờ cho tất cả mọi người. Thiết kế quy tắc kiểm tra ok. bố trí tạo ra một bảng đầy đủ các kết nối sai lầm và tất cả (Hãy suy nghĩ nó là autorouter phải không?) Tuy nhiên, như mỗi bài học giúp tôi không thể nhận được các thiết lập boardsize cho mục đích của chúng tôi. Nó tự động tạo ra một cái gì đó. Làm thế nào? cảm ơn Picstudent kiên nhẫn
 
Lộn xộn là gọi chuột net. Nó là một hình thức của dải cao su kỹ thuật được sử dụng. Nó giúp bạn trong việc định tuyến tương tác hoặc hướng dẫn sử dụng. Trong đặt ra, lần đầu tiên đi vào các công cụ ---> dimention --- datum di chuyển> và selest tùy chọn này. Di chuyển nguồn gốc từ vị trí hiện tại của nó Về phím khoan đến 100 mils trên phím khoan. Điều này bây giờ trở thành nguồn gốc của bạn. Sau đó chọn công cụ trở ngại. Chọn trở ngại mới --- loại phác thảo hội đồng quản trị ---- ---- toàn cầu lớp ---- chọn này và wrt nguồn gốc, sử dụng các góc phần tư đầu tiên để đánh dấu PCB của bạn. Điều này ĐÃ là một khu vực kèm theo. bimbla.
 
Nếu DRC cho thấy không có THT lỗi không có nghĩa là THT mạch là chính xác. nó chỉ nói rằng không có vi phạm trong các kết nối mạng. u có để kiểm tra mạng lưới cá nhân bằng cách lựa chọn một mạng lưới trong nắm bắt -> click chuột phải-> chọn toàn bộ mạng và kiểm tra nếu nó là chính xác. Có tùy chọn hội đồng quản trị không tạo ra kích thước tự động trong bố trí (chính xác cho tôi nếu im sai!) Ngay cả nếu nó có thể không hiệu quả b. u nên có một ý tưởng như kích thước tối thiểu mong muốn của hội đồng quản trị là những gì và sắp xếp các thành phần phù hợp
 

Welcome to EDABoard.com

Sponsor

Back
Top