M
moisiad
Guest
Hi again
Tôi đã hoàn thành thiết kế của một giai đoạn hai gấp OPAMP cascode với số kỹ thuật sau đây:
VDD = 1V, Gain = 67db, UGB = 300MHz, F3db = 100K
Các OPAMP cụ thể sẽ hoạt động trong một ADC với N = 8bits và Fclk = 60MHz
Câu hỏi của tôi là như sau:
Theo Baker Book "CMOS, hỗn hợp - Tín hiệu thiết kế vi mạch" pp.339
nhằm rằng thời gian giải quyết được ít hơn 1/Fckl, các UGB được xác định bằng phương trình UGB> 0,22 * (N 1) * Fckl.Vì vậy, trong trường hợp của tôi là UGB = 300MHz đáp ứng yêu cầu này.
Tuy nhiên những gì về F3db.Có liên quan đến thời gian giải quyết của OPAMP.Bởi vì tôi đã chạy một số mô phỏng đầu tiên trong phân tích và OPAMP thoáng qua dường như đã rất lớn thời gian setlling bên cạnh đó các phương trình trên là hợp lệ cho trường hợp của tôi.
Tôi đã hoàn thành thiết kế của một giai đoạn hai gấp OPAMP cascode với số kỹ thuật sau đây:
VDD = 1V, Gain = 67db, UGB = 300MHz, F3db = 100K
Các OPAMP cụ thể sẽ hoạt động trong một ADC với N = 8bits và Fclk = 60MHz
Câu hỏi của tôi là như sau:
Theo Baker Book "CMOS, hỗn hợp - Tín hiệu thiết kế vi mạch" pp.339
nhằm rằng thời gian giải quyết được ít hơn 1/Fckl, các UGB được xác định bằng phương trình UGB> 0,22 * (N 1) * Fckl.Vì vậy, trong trường hợp của tôi là UGB = 300MHz đáp ứng yêu cầu này.
Tuy nhiên những gì về F3db.Có liên quan đến thời gian giải quyết của OPAMP.Bởi vì tôi đã chạy một số mô phỏng đầu tiên trong phân tích và OPAMP thoáng qua dường như đã rất lớn thời gian setlling bên cạnh đó các phương trình trên là hợp lệ cho trường hợp của tôi.