Nguồn lực thực hiện các codec H.264

D

deepu_s_s

Guest
Xin chào bạn bè, tôi muốn thực hiện H.264 codec về phần cứng. i có thể có các tài liệu liên quan, pdfs, giấy tờ IEEE ?...... Tôi cần họ càng sớm càng tốt và Regards Nhờ Deepak
 
Xin chào, xem tập tin đính kèm và trả lời lại. Nếu u cần biết thêm chi tiết mail pl tôi. Kính trọng, N. Muralidhara
 
Hi ep20k, nhờ doc này. các khối có thể được thực hiện dưới hình thức phần cứng là gì? Có thể tôi nhận được thông tin chi tiết về việc giải mã entropy và DCT như tôi mới đến các khái niệm ... Cảm ơn và [size = 2] Regards Deepak [color = # 999999] nhập sau 1 phút: [/color] [/size] Hi Murali, tôi cần thêm tài liệu ... Do u có bất kỳ ý tưởng về dự án đó? pls Gimme thư của id
 
Hi, đây là một số tiêu chuẩn: Và đừng quên bấm nút giúp tôi:) Trân trọng!
 
Xin chào bạn bè, tôi đã thấy các DCT. Làm thế nào chúng ta có thể thực hiện các chức năng toán học trong Verilog? hiện chúng tôi yêu cầu bất kỳ IP FPU? [Size = 2] [color = # 999999] nhập sau 4 giờ 7 phút: [/color] [/size] Cảm ơn các tài liệu được cung cấp. Tôi nghĩ có ba loại chủ yếu là khối kỹ thuật số trong bộ codec đó. 1) lượng tử 2) DCT 3) là bộ giải mã phải không?
 
Hi! Tôi nghĩ rằng DCT là nhiệm vụ phức tạp nhất! Thành thực mà nói tôi không có kinh nghiệm với DCT (Tôi đã sử dụng chỉ FFT mà không FPU). Hãy thử tìm một số mô hình phần mềm nguồn mở có thể giúp thuật toán của bạn. Tôi cũng thấy rằng Xilinx và Altera có một số giấy tờ liên quan DCT và hướng dẫn sử dụng và như tôi thấy không có chữ cho đơn vị điểm trôi. Tôi nghĩ rằng họ có thể có ích để bắt đầu điểm. Altera cũng có một số lõi với DCT thực hiện, vì vậy bạn dễ dàng có thể kiểm tra thuật toán mà họ cung cấp: http://www.xilinx.com/support/documentation/application_notes/xapp610.pdf Altera CORE: http://www.altera.com/products/ip/dsp/transforms/m-bar-bidimensional.html Về khối hệ thống - đó là đúng, nhưng không có chỉ - liên kết Altera kiểm tra CORE. Trân trọng!
 

Welcome to EDABoard.com

Sponsor

Back
Top