Lowpass lọc không hoạt động ở tầm thấp

A

atferrari

Guest
Có một 4 hoạt động cực Sallen-Key lowpass bộ lọc.Cắt kim loại (-3 db) = 740 Hz.Cả hai 358 LM opamps ăn với / - 9 V và hợp lệ được lọc.

Ở đầu vào, tín hiệu từ hệ thống mạng của 12 điện trở do CMOS shif đăng ký trình tự tạo ra điện áp sin của bước 24.sản lượng của họ được gọi là mặt đất và vì vậy đầu vào để lọc đúng trung vào 0V.

Để tôi ngạc nhiên, từ 120 Hz đến 500 Hz (trên giới hạn của thiết kế này), bộ lọc đầu ra là khá mịn và trông OK, nhưng đi xuống 120-10 Hz, sản lượng lọc hơn và nhiều hơn nữa lởm chởm (một cao điểm cho mỗi bước tại đầu vào).

Câu hỏi của tôi = là nó bất cứ lý do điển hình cho bộ lọc này để hành xử như thế này?Những gì bạn sẽ kiểm tra đầu tiên trong một trường hợp như thế này?

Chỉ trong trường hợp, xin vui lòng lưu ý rằng tôi đã cố gắng hai thiết kế đã được: một với giá trị điện trở bằng nhau và hiện tại một trong những thiết kế với Filterlab từ vi mạch.

ý định của tôi là tạo ra những bước trong LT Spice để xem những gì có thể là lý do mà (xem bài của tôi ở đâu đó bên dưới) không thể tìm thấy như thế nào được nêu ra.

Do lọc lowpass cư xử như thế này?

Các file đầu tiên là mạch và bốn khác là hình ảnh được chụp khi sản lượng tần số 77 Hz được appr.

Có thấy rằng các liên kết trên không làm việc, ở đây chúng tôi đi một lần nữa:

Mạch
http://img374.imageshack.us/img374/5610/lowpasscircuitdk1.png

Mạng không được tải bởi bộ lọc
http://img514.imageshack.us/img514/364/unloadednetworkvv4.jpg

Mạng lưới nạp bởi bộ lọc
http://img404.imageshack.us/img404/4933/loadednetworkob0.jpgSau khi lọc, trước khi RC thụ động highpass
http://img412.imageshack.us/img412/2176/afterlowpassbeforercvo2.jpg

Sau khi thụ động RC
http://img413.imageshack.us/img413/3928/afterrcdv2.jpg
Bài atferrari ngày 21 Tháng 7 2007 10:32; edited 3 lần trong tổng số

 
Hãy chắc chắn rằng các tín hiệu đầu vào đến bộ lọc chính Sallen là trong chính nó không được lọc.Do đó, hãy đảm bảo rằng tín hiệu đầu vào của bộ lọc là như bạn mong đợi.Các bộ lọc thông qua thấp có thể làm việc tốt của chính nó.

Ngoài ra, hãy chắc chắn rằng các đầu vào của mạch lọc có trở kháng khá cao.Và, sản lượng của điện trở 12 "do đăng ký thay đổi CMOS" là trở kháng thấp.

Có vẻ như với tôi rằng bạn có một bộ lọc không mong muốn xảy ra tại <120 Hz.

Ngoài ra, chỉ để kiểm tra sanity, tôi sẽ đưa sản lượng của genrator tín hiệu trực tiếp vào bộ lọc chính Sallen để đảm bảo rằng các bộ lọc thông qua hoạt động tiền phạt thấp ở tần số thấp

 

Welcome to EDABoard.com

Sponsor

Back
Top