loop được pha margin câu hỏi

M

mike_bihan

Guest
khi chúng tôi là mô phỏng loop-đạt được để tìm pha-margin của vòng lặp đóng cửa, chúng tôi đang thực sự

mô phỏng một vòng lặp suy yếu.

Từ những op-amp trong vòng các tinh chỉnh sản lượng của nó để đạt được các vòng lặp điều kiện ổn định, đạt được của nó rất có thể sẽ được giảm đáng kể.Loop trông rất ổn định hơn.Đây có phải là thật không?

Làm thế nào chúng ta tiếp cận vấn đề này?

Cảm ơn

 
Việc đạt được của op-amp wont được giảm ngay cả trong vòng một.Cho dù các vòng là ổn định hay không được quyết định bởi các điều kiện ổn định (biên độ & pha của đạt được vòng lặp), không phải chỉ là đạt được của các op-amp.

 
vòng lặp sẽ đạt được một số yếu đạt được khi chúng tôi kiểm tra margin pha.

As far as a op-amp là có liên quan, sản phẩm của tăng và băng thông là
xác định bởi mạch.

 
lunren đã viết:

Việc đạt được của op-amp wont được giảm ngay cả trong vòng một.
Cho dù các vòng là ổn định hay không được quyết định bởi các điều kiện ổn định (biên độ & pha của đạt được vòng lặp), không phải chỉ là đạt được của các op-amp.
 
Có lẽ điện áp đầu ra không phải là thành ICMR này,
một số MOS đang làm việc tại khu vực tuyến tính khi bạn đặt ra như là phản hồi tích cực, các OP-AMP mở được vòng lặp sẽ giảm bớt.

 
Hi mike_bihan,

khi một mạch phản hồi được phân tích, các hiệu ứng tải của mạng thông tin phản hồi phải được bao gồm trong tính toán của phản ứng mở vòng lặp.Mạng thông tin phản hồi ảnh hưởng đến cả đầu vào và đầu ra của các chức năng chuyển khoản mở vòng lặp.Đây được coi là dễ dàng trấn áp các phản hồi ở đầu vào cho nhìn hiệu ứng tải trọng của nó tại đầu ra, và ngược lại cho nhập.
Điều này cũng giải thích trong một cuốn sách oooold của loạt SEEC (Tôi đoán trong khối 5) và trong xám Searle cuốn sách, nhưng chắc chắn phải có còn trong bibliography khác.Tìm bốn topo mạch phản hồi.
Kính trọng

Z

 

Welcome to EDABoard.com

Sponsor

Back
Top