Làm thế nào để thiết kế một opamp với những chi tiết kỹ thuật?

C

cadenceucy

Guest
Tôi có thiết kế đầu vào vi sai (Vin Vin +) hoạt động khuếch đại với đầu vào tôi thiên vị cho SelectExtbias Xu hướng đầu vào bên ngoài, và đầu ra duy nhất kết thúc. Với các thông số kỹ thuật sau đây: OLDC Gain> 75dB Thống nhất tăng băng thông> 100MHz Giai đoạn Margin> 45dB Input gọi bù đắp vào khoảng 40dB: 0.5V
 
hi! bắt đầu với các loại amp op. hai giai đoạn, cascode gấp hoặc kính thiên văn ... - Al
 
Yea - cố gắng để có được một ý tưởng về những gì cấu trúc liên kết thiết kế của bạn sẽ có được. Ví dụ, phạm vi đầu vào / đầu ra của bạn có thể loại bỏ một số cấu trúc liên kết ... Bạn có thể cần phải sử dụng được thúc đẩy một số kỹ thuật khác để đáp ứng các spec tăng ... vv.
 
Một ý nghĩ đầu tiên sẽ được DC được và GBW => fd 45 PM => fnd = GBW Trong / ra khỏi phạm vi và Vdd => gấp cascode sau đó đọc cuốn sách của Allen & Holberg và theo các thủ tục
 
[B = lladnar23] Yea - cố gắng để có được một ý tưởng về những gì cấu trúc liên kết thiết kế của bạn sẽ có được. Ví dụ, phạm vi đầu vào / đầu ra của bạn có thể loại bỏ một số cấu trúc liên kết ... Bạn có thể cần phải sử dụng được thúc đẩy một số kỹ thuật khác để đáp ứng các spec tăng ... [/b]. u có thể cho tôi một ví dụ
 
Cảm ơn cho bài viết. Cuối cùng tôi sử dụng các op amp cấu trúc liên kết hai nhà nước. Tôi có gần 80 Gain db DC và 90 đạt được sự thống nhất MHz băng thông. Tuy nhiên, các thông số kỹ thuật khác không đạt được, xin vui lòng giúp tôi. I kèm theo thiết kế của tôi
 
cascode giai đoạn thứ hai sử dụng có thể tăng PSRR và đạt được. điện áp trên ổ đĩa bạn có thể sử dụng 0.2V. bạn nên sử dụng mũ cối xay bồi thường giữa giai đoạn đầu và giai đoạn thứ hai để cải thiện lợi nhuận giai đoạn. bạn làm việc hiện tại phải đáp ứng tốc độ quay (nơi bạn tải Cap). nếu ICMR không đạt được, youshould sử dụng cấu trúc cascode gấp.
 
Cảm ơn cho bài viết. Cuối cùng tôi sử dụng cấu hình này sử dụng bóng bán dẫn pmos như một tấm gương hiện hành. Tôi đạt được rất nhiều chi tiết kỹ thuật, ngoại trừ một điều quan trọng. Khi vdd là dưới 2,4 v và vin tăng từ 1.1V đến 1,5 VI mất các Gain. Được bất kỳ thủ thuật nào để làm hoạt động với 2v vdd và 1,5 v Vin? Xin Giúp đỡ.
 
thay đổi các cặp khác biệt giữa đầu vào của bạn để NMOS, nó sẽ ok
 
đồng ý với rfzheng và bạn có thể sử dụng cấu trúc cascode gấp
 
có, tôi cảm thấy gấp cascode cấu trúc sẽ giải quyết vấn đề ur
 
Tôi có cùng một câu hỏi, lý do để sử dụng cặp NMOS khác hơn là PMOS cặp khác là những gì?
 
[B = KianChang tôi có cùng một câu hỏi, lý do để sử dụng cặp NMOS khác hơn là PMOS cặp khác? [/B] là những gì Điều này có thể được do ICMR bạn (chế độ đầu vào phổ biến nhiều). Quyết định sử dụng NMOS hoặc PMOS có thể tác động đến cuộc họp đặc điểm kỹ thuật này vì những giọt vdsat khác nhau từ đường sắt để đầu vào trong hai trường hợp (PMOS và NMOS). Tập tin đính kèm này là Allen và Holdberg, nó có một số thông tin tốt về việc làm thế nào để thiết kế để đáp ứng thông số kỹ thuật.
 
đọc cuốn sách của Allen-Analog thiết kế vi mạch
 
theo cmos_analog_circuit_design cuốn sách sau đây của allen & Holberg
 
chúng tôi có gần như cùng một yêu cầu đặc tả trong dự án này học kỳ của AIC. Tôi biết bạn không?
 
[Trích dẫn] theo các cmos_analog_circuit_design cuốn sách sau đây allen & Holberg [quote /] Tôi có thể tải về các cuốn sách?
 

Welcome to EDABoard.com

Sponsor

Back
Top