làm thế nào để phân tích mạch này?

W

wjxcom

Guest
Hi, tất cả: các tập tin trong tập tin đính kèm là một OPA và ráp mạch này tôi.

1.why chúng ta phải sử dụng Q6 và Q7 mà hành động như một lớp B push-pull đầu ra sân khấu?và tại sao Q6 và Q7 có thể hành động như một lớp B push-pull giai đoạn đầu ra?

2.the biasing dc được thiết kế để Q8 và Q9 có giá trị nhỏ bằng-gate-to-thiên vị nguồn dc.Điều này tối đa phạm vi Vout tuyến tính.Tôi không biết tại sao.

 
Hi wjxcom
Q5, Q7 được cấu hình như là nguồn hiện tại.
Tôi nghĩ rằng Q6 sử dụng cho shifter cấp điện áp cho Q9.

Kính trọng,
Davood Amerion.

 
wjxcom đã viết:

Hi, tất cả: các tập tin trong tập tin đính kèm là một OPA và ráp mạch này tôi.1.why chúng ta phải sử dụng Q6 và Q7 mà hành động như một lớp B push-pull đầu ra sân khấu?
và tại sao Q6 và Q7 có thể hành động như một lớp B push-pull giai đoạn đầu ra?2.the biasing dc được thiết kế để Q8 và Q9 có giá trị nhỏ bằng-gate-to-thiên vị nguồn dc.
Điều này tối đa phạm vi Vout tuyến tính.
Tôi không biết tại sao.
 
wjxcom đã viết:

Hi, tất cả: các tập tin trong tập tin đính kèm là một OPA và ráp mạch này tôi.1.why chúng ta phải sử dụng Q6 và Q7 mà hành động như một lớp B push-pull đầu ra sân khấu?
và tại sao Q6 và Q7 có thể hành động như một lớp B push-pull giai đoạn đầu ra?2.the biasing dc được thiết kế để Q8 và Q9 có giá trị nhỏ bằng-gate-to-thiên vị nguồn dc.
Điều này tối đa phạm vi Vout tuyến tính.
Tôi không biết tại sao.
 
nhưng Q6 và q7 thực hiện một shifter cấp mà cho giai đoạn đầu tiên có thể push-pull giai đoạn đầu ra q8-Q9, nhưng tôi nghĩ rằng điều này op bồi thường Miller ll cần.

 
Trích:

nhưng Q6 và q7 thực hiện một shifter cấp mà cho giai đoạn đầu tiên có thể push-pull giai đoạn đầu ra q8-Q9, nhưng tôi nghĩ rằng điều này op bồi thường Miller ll cần.

 
Có vẻ như là cuối q8 và Q9 là các loại khác nhau.do đó chúng có thể được pushpull loại.

Q6 và Q7 đang muốn được của cùng loại, do đó, họ được đẩy cant kéo cặp.

 
Kính wjxcom:

Tôi nghĩ rằng đó là một so sánh,
Q6 và Q7 được nhập khẩu đối với vi của bạn & vi -
bạn cần phải biết những biến đổi điện áp đầu ra khi H và L!
Có lẽ đó là lý do tại sao Q6 và Q7 hành động như là một lớp B push-pull giai đoạn đầu raLời chúc mừng tốt đẹp nhất,
mpig09

 
mà MOS có thể hoạt động như push-pull?Q6, Q7 hay Q8, Q9?

 
q8 và Q9 là push-pull
Q6-q7 chỉ là cấp shifter
Miller conpesation có lẽ cần phải thêm từ điểm A tới B.

 
hi wjxcomone more time.

tôi nghĩ tốt hơn là đọc trên bài s
một thời gian hơn.<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
Q6 và Q7 được sử dụng như là nguồn cung cấp điện áp follower.this cổng điều chỉnh cho Q9 có o tối đa / range.otherwise p nếu Q6 và Q7 đã không được sử dụng, Q9 sẽ bắt đầu chảy liên tục bởi vì hiện nay có voltage.this cửa khẩu sẽ cung cấp cho hằng số cố định Điện áp tối đa (trên giới hạn).

 
Avinash
Trích:

Q6 và Q7 được sử dụng như là nguồn cung cấp điện áp follower.this cổng điều chỉnh cho Q9 có o tối đa / range.otherwise p nếu Q6 và Q7 đã không được sử dụng, Q9 sẽ bắt đầu chảy liên tục bởi vì hiện nay có voltage.this cửa khẩu sẽ cung cấp cho hằng số cố định Điện áp tối đa (trên giới hạn).

 
Hi, Davood AmerionL: Tôi nghĩ rằng Q6 là một nguồn đi theo?
is it?

 
Davood Amerion đã viết:

Avinash

Bạn biết pin whitch của Q7 là NGUỒN?

làm thế nào bạn nói Q7 là nguồn đi theo?

Trong Gate rong là nguồn đầu vào và đầu ra là SOURCE
 
Q6 là có nguồn đi theo nhưng trong này đi theo nguồn mạch không cần thiết, tôi nghĩ rằng nó được sử dụng cho các cấp độ chuyển dịch, bởi vì trong mã nguồn đi theo chúng tôi có (VT volts) mức độ chuyển dịch.

 
đồng ý Mists:
q8 và Q9 là push-pull
Q6-q7 chỉ là cấp shifter
này có thể ngăn cản sự amp nhập vào vùng tuyến tính, và tối đa phạm vi Vout tuyến tính.

 
Có Q8, Q9 là pushpull nhưng Q5, Q7 là nguồn hiện tại và có
dòng phụ thuộc vào Vbias và có (W / L) s.

 
1, những hành động bán dẫn như push-pull giai đoạn đầu ra, tôi nghĩ rằng, có Q8 và Q9.cấu hình bao gồm Q6 và Q7 là một đi theo soure và thiên vị cho đến Q9.push-pull giai đoạn đầu ra có thể cho một sản lượng tối đa hóa swing.như tôi biết giai đoạn này là được sử dụng nhiều hơn trong các mạch lưỡng cực

2.i xin lỗi không thể hiểu những gì giá trị bằng cửa khẩu nhỏ đến nguồn thiên vị dc có nghĩa là ở đây.

newsun

wjxcom đã viết:

Hi, tất cả: các tập tin trong tập tin đính kèm là một OPA và ráp mạch này tôi.1.why chúng ta phải sử dụng Q6 và Q7 mà hành động như một lớp B push-pull đầu ra sân khấu?
và tại sao Q6 và Q7 có thể hành động như một lớp B push-pull giai đoạn đầu ra?2.the biasing dc được thiết kế để Q8 và Q9 có giá trị nhỏ bằng-gate-to-thiên vị nguồn dc.
Điều này tối đa phạm vi Vout tuyến tính.
Tôi không biết tại sao.
 

Welcome to EDABoard.com

Sponsor

Back
Top