Làm thế nào để giải quyết các lỗi quantization trong hệ thống ADC?

K

KrisUK

Guest
Làm thế nào để làm việc ra lỗi quantization trong một hệ thống ADC? Tôi nhìn quanh trên các trang web khác nhau từ một đề nghị từ một người dùng khác và đi đến kết luận nó là điện áp tối đa chia cho số bit. Điều này có đúng? Cảm ơn bạn.
 
Trọng của LSB bằng (điện áp tham khảo) / 2 ^ n, với n là số bit. Lỗi Quantization = 1/2 LSB. Nếu ADC là lưỡng cực (có thể đại diện cho cả hai giá trị tích cực và tiêu cực, sau đó trọng LSB là 2X trên giá trị trên lỗi quantization vẫn còn 1/2 LSB. Các lỗi tổng số bao gồm các lỗi quantization cộng với yếu tố lỗi quy mô (tăng), không tuyến tính lỗi, Jon
 
quantization lỗi / tiếng ồn là sự khác biệt giữa giá trị thực tế lấy mẫu và giá trị lượng tử hóa. 2 trường hợp: nếu giá trị thực tế lấy mẫu là giữa 2 cấp độ quantized -> nó hoặc là sẽ được làm tròn hoặc cắt ngắn. làm tròn -> chịu mức lượng tử gần nhất. cắt ngắn -> đi cấp dưới nó. vì thế: lỗi này là làm tròn số: [tex] \ frac {Q} {2} <e
 
Vâng, nói rằng tôi đã có một ADC 3 bit với tối đa của 8V; những gì các lỗi quantization tối đa sẽ là? Nó sẽ là 8/8 = 1V? Hoặc nói một ADC 10 bit với một tối đa của 5V: 5/1024 = 0.0048828125V (hoặc 4.88mV)? Tôi không thực sự cần phải biết lý thuyết đằng sau nó, chỉ cần làm thế nào để làm việc nó ra cho một kỳ thi tôi đã đã đến.
 
giả sử bạn đang sử dụng round-off. do đó, trong trường hợp đầu tiên: [tex] Q = \ frac {8V} {2 ^ 3} = 1V [/tex] do đó vòng ra lỗi: [tex] | e | <\ frac {Q} {2} = 0,5 V [/tex]
 
OK Thanks tất cả mọi người. Xin lỗi, bỏ qua bài viết của bạn trước đó Kral. Chỉ cần những gì tôi đang tìm kiếm. Cảm ơn.
 
xin chào BANH thưa ông, làm tròn -> chịu mức lượng tử gần nhất. cắt ngắn -> đi cấp dưới nó. vì thế: lỗi này là làm tròn số: - cắt ngắn i am có 4,7 là giá trị rời rạc sau khi perfroming cắt ngắn những gì sẽ là câu trả lời. sau khi perfroming làm tròn, những gì sẽ là câu trả lời?
 
Không, trong ADCs nhiều, các lỗi quantization là 0,5 LSB. lời chúc mừng tốt đẹp nhất [b = KrisUK] Làm thế nào để làm việc ra lỗi quantization trong một hệ thống ADC? Tôi nhìn quanh trên các trang web khác nhau từ một đề nghị từ một người dùng khác và đi đến kết luận nó là điện áp tối đa chia cho số bit. Điều này có đúng? Cảm ơn bạn [/b].
 

Welcome to EDABoard.com

Sponsor

Back
Top