Làm thế nào để có được 1 / 3 chu kỳ nhiệm vụ từ một chiếc đồng hồ chu kỳ 50% thuế?

A

Alles Gute

Guest
Làm thế nào để có được một đồng hồ 1 / 3 chu kỳ nhiệm vụ từ một chiếc đồng hồ chu kỳ 50% thuế?
 
Trước tiên, lấy tín hiệu thuế 50% và chậm trễ nó (bằng cách sử dụng sự chậm trễ tuyên truyền chỉ của cửa hoặc sử dụng mạch RC). Sau đó đi tín hiệu thi hành công vụ 50% và tín hiệu chậm lại và đặt chúng trong một cửa và. Kết quả sẽ được một xung có chu kỳ nhiệm vụ của <50%. Bí quyết là để chọn đúng R và C giá trị để cung cấp cho bạn những trì hoãn quyền. Điều này phụ thuộc vào tần số của đồng hồ chu kỳ nhiệm vụ của bạn. Bạn nên làm cho các điện trở chiết áp, do đó bạn có thể điều khiển nó. Bây giờ, những gì tôi đang mô tả ở trên là một vòng lặp mở rất khó khăn, giải pháp. Làm thế nào không chính xác 30% cần được? Trân trọng, v_c
 
sử dụng một CD4059 hoặc 74HCT4059 sau đó bạn có thể chương trình phân chia không gian chính xác để đánh dấu chính xác cần thiết, ngay cả bằng cách sử dụng một micro vào đầu vào mứt của tôi nghĩ rằng phương pháp nêu trên là quá rought
 
Nếu bạn muốn có trong IC sau đó sử dụng bộ đệm là yếu tố chậm trễ, mà bởi hồ bạn kiểm soát sự chậm trễ của bạn. Prakash.
 
VSMVDD - Tôi đồng ý với bạn. Như tôi đã nói, tôi là một giải pháp rất khó khăn mà tôi đã sử dụng trước đây khi tôi không có tất cả các phần trong một thiết kế thích hợp. Nó là một giải pháp "nhanh chóng và bẩn". Trân trọng, v_c
 
[B = v_c] Trước tiên, lấy tín hiệu thi hành công vụ 50% và trì hoãn nó (bằng cách sử dụng sự chậm trễ tuyên truyền chỉ của cửa hoặc sử dụng mạch RC). Sau đó đi tín hiệu thi hành công vụ 50% và tín hiệu chậm lại và đặt chúng trong một cửa và. Kết quả sẽ được một xung có chu kỳ nhiệm vụ của <50%. Bí quyết là để chọn đúng R và C giá trị để cung cấp cho bạn những trì hoãn quyền. Điều này phụ thuộc vào tần số của đồng hồ chu kỳ nhiệm vụ của bạn. Bạn nên làm cho các điện trở chiết áp, do đó bạn có thể điều khiển nó. Bây giờ, những gì tôi đang mô tả ở trên là một vòng lặp mở rất khó khăn, giải pháp. Làm thế nào không chính xác 30% cần được? Trân trọng, [tex] v_C [/tex] [/b] "sử dụng một CD4059 hoặc 74HCT4059" bạn có nghĩa là chia tần số sử dụng? Giống như cách sử dụng một bộ chia-by-3 tần số chia? Có, theo cách này chúng ta có thể nhận được 1 / 3 đồng hồ chu kỳ nhiệm vụ nhưng tần số 3-lần thấp hơn. Yêu cầu chính của tôi là không tăng jitter đồng hồ quá nhiều.
 
nó không thể có được 1 / 3 mà không passives hoặc sắp xếp một số của PLL hoặc nhiệm vụ đo lường. Bởi vì nó không thể quản lý tăng hay giảm thời gian mà không cần chế biến của thời kỳ tín hiệu đầy đủ. Tất nhiên bạn có thể thiết kế một mạch chậm trễ. Đó là vấn đề của những điều mà đáng những nỗ lực đó. Nhưng bạn có thể nhận được 1 / 3 thuế cho tần số hai lần thấp hơn tần số đầu vào của bạn: trích xuất tăng đầu vào tín hiệu và giảm mạch chậm (có nghĩa là bạn tăng gấp đôi tần số, nhiệm vụ không quan trọng vào lúc này), và cung cấp tăng gấp đôi tần số để truy cập đồng bộ. Sau đó kết nối div truy cập của / 2 và div / 4 đầu ra để VÀ. Ở đầu ra của và bạn sẽ nhận được yêu cầu nhiệm vụ mà không có jitter. Tôi không nhớ id chip nhưng nó rất dễ dàng để xác định vị trí họ. Lượt truy cập phải được đồng bộ, nếu không nó có thể nhận được đinh không mong muốn ở và đầu ra.
 
/ N sẽ phân chia tần số đầu vào / đầu tỷ lệ bởi các yếu tố của n vì vậy nó có thể dễ dàng có thể chỉ sử dụng một PLL na / là một n / truy cập anyway như là một 4059 mà cũng có thể được sử dụng như một phần của PLL để quyền của bạn và để sáng i Tuy nhiên các yếu tố thụ động arent cần thiết để phân chia nhiệm vụ 50% để có được đánh dấu không gian cần thiết và sản lượng này của 4059 sẽ là cực kỳ ổn định và đầy đủ điều chỉnh trong 1% hoặc tốt hơn các bước để nó sẽ không làm thay đổi tần số chỉ là đánh dấu vào không gian thuộc là i kế hoạch hàng trực tuyến cho một i nước dựa khí nhiên liệu phát điện làm lại nó và sử dụng các mạch như là một đơn vị mạ nó hoạt động rất tốt công việc này thực sự youll thấy cả hai phương pháp được sử dụng bằng cách sử dụng một bộ đếm thời gian 555 để có được cả hai tần số và đầu ra PWM cho một đầu ra hai dạng sóng tần số cơ bản chạy thấp 100Hz @ - khz 10 đầu ra PWM trên được lập trình hoàn toàn bằng cách sử dụng một 4059 mặc dù cho công việc của bạn, bạn cần sử dụng 555 ngày của riêng mình là enought bạn có thể tải về bản demo Proteus VSM từ đó trang web [url ] www.labcenter.co.uk [/url] hay nó cũng sẽ mở cửa trong phiên bản lite từ v6.6 sp3 trở đi
 
Alles Gute, bạn nói: "Yêu cầu chính của tôi là không tăng jitter đồng hồ quá nhiều." và bạn không đề cập đến dải tần số, và nếu nó là cố định hoặc biến! Dù sao, nếu đầu ra tần số là biến chỉ cách sử dụng PLL (và sử dụng phân chia, do 3 chia). cái nào là quan trọng nhất? jitterfree hoặc tính chính xác 1/3division? nếu timming chính xác là quan trọng nhất bạn có thể sử dụng PLL khác nếu bạn muốn xuất jitter miễn phí, bạn có thể sử dụng Méthode thụ động. cũng có, cho tần số cao, bạn có thể sử dụng bộ đệm vài biến tần để tạo ra sự chậm trễ cần thiết. Kính trọng, Davood.
 
Cảm ơn các bạn đã trả lời. Đối với công việc của tôi, jitter thấp là ưu tiên của tôi, nó không cần một chu kỳ 1 / 3 nhiệm vụ rất chính xác, một khoảng 1 / 3 là đủ. Các tần số có thể được thay đổi. Vì vậy, tôi đoán sử dụng một dải phân chia-by-3 tần số là cách đơn giản. (Mặc dù, nó sẽ chi phí năng lượng nhiều hơn từ 3-lần tần số cao được sử dụng.)
 
Sử dụng chia cho 3 và bạn nhận được 1 / 3 DC, bắt đầu từ một tần số cao gấp ba lần. Một gói FF duy nhất là đủ. Hãy nhìn vào mạch này.
 
trực tiếp nhận được nó là rất khó, bởi vì việc trì hoãn hoàn hảo không phải là một điều dễ dàng, cách khác có thể thông qua PLL hoặc DLL
 
nó có thể giúp đỡ để làm sai tất cả mọi thứ và CML. bạn sẽ nhận được một jitter thấp
 

Welcome to EDABoard.com

Sponsor

Back
Top