Kiểm tra kết nối trong Giao diện trong Orcad

N

Nitu

Guest
Hi ..
Tôi hiện tham gia vào việc thiết kế board PCB và sử dụng Orcad cho bố trí của nó.Chip mà tôi đang sử dụng đều có số lượng rất lớn chân và phải mất rất nhiều thời gian để chỉ kiểm tra kết nối bố trí trực quan.Tôi muốn biết là có phương pháp hoặc tùy chọn có thể giúp tôi trong việc kiểm tra kết nối cuối cùng của tôi ngoài việc kiểm tra thị giác.

Một số bạn bè của tôi được tham gia vào việc thiết kế chip nói rằng họ một số công cụ kiểm tra LVS đó giúp họ trong gỡ lỗi vấn đề này.

Nào chúng ta có bất cứ điều đó trong PCB thiết kế?

Nhờ sự giúp đỡ của bạn!!

 
Tôi nghĩ rằng, bạn có thể so sánh netlist trong OrCAD BY THE FILE netlist tái nhập khẩu trở lại vào tập tin bố trí.
Nếu bạn sử dụng chương trình PCad2002, bạn có thể so sánh netlist dễ dàng bằng các bước này:
1-mở file bố trí.
2-từ Utils menue, chọn so sánh netlist.lời chúc mừng tốt đẹp nhất

 
Hiện là cách:

1) Nếu bạn có một đúng và chính xác schematic của board mạch của bạn trong OrCAD Capture, bạn có thể tạo ra một netlist bố trí trong OrCAD Capture, và cập nhật các bảng của bạn bằng cách sử dụng trong AutoECO Giao diện.

2) Nếu bạn không có một sơ đồ, bạn có thể tạo netlist hội đồng của bạn (sử dụng phiên Giao diện OrCAD-> menu File-> Export-> MAX ASCII netlist) và xem tập tin netliast trong notepad hoặc trình soạn thảo thử nghiệm khác và kiểm tra kết nối net manulay.Bạn có thể in các phần kết nối mạng lưới của netlist file và sử dụng bản sao cứng để kiểm tra kết nối mạng lưới.

Nếu bạn sử dụng Allegro Thiết kế Entry để thiết kế ban pin cao, rất dễ dàng hơn để kiểm tra tín hiệu và kết nối thành phần.

 

Welcome to EDABoard.com

Sponsor

Back
Top