JTAG cáp cho CPLD

S

swapnil_vlsi

Guest
HI,

có thể cho tôi biết về JTAG Cable.i hav để tải về một mã để sử dụng JTAG CPLD Cable.i triển khai thực hiện các cáp JTAG từ ........ trang web Xilinx
là có bất kỳ sự khác biệt giữa JTAG cho FPGA n CPLD ...........
GÌ KHÁC BIỆT CHO HARDWARE CPLD ....

TRONG KHI tải nó hiển thị một mã lỗi id không phù hợp với mã mong đợi ...
xin BSDL tập .... đã có. Jed tập tin được tạo ra?
......nơi mà tôi có được sai bất kỳ ai có thể cho tôi biết?

 
nếu ur nhận rằng lỗi chỉ swich của kit là một lần n bật và gán chút hoa văn một lần nữa.

 
Bởi thực hiện cáp Xilinx từ trang web, tôi giả định rằng bạn được xây dựng mạch 74HC125 được hiển thị trên web.Một vài điều cần kiểm tra.Đây là Xilinx mạch bán tại song song cùng một adapter III cảng của họ.Rất nhiều người dân đã xây dựng được điều này và nhận nó để làm việc, do đó, việc thiết kế là rắn.

A: mạch PHẢI nhận được sức mạnh của nó từ máy chủ CPLD.Xác minh rằng 3-5V từ pin 14-7 của 74HC125.Không có quyền lực có nghĩa là không có việc làm.

B: Các phần mềm có một tác động điều không minh bạch trong rằng nếu bạn cố gắng truy cập một CPLD hoặc FPGA mà không powering lên các thiết bị, phần mềm sẽ đi vào một trạng thái xấu và sẽ từ chối làm việc ngay cả sau khi bạn sửa vấn đề quyền lực.Giải pháp là để thoát ra tác động và khởi động lại nó.Ngoài ra, hãy cẩn thận không nhấp vào biểu tượng quá nhiều lần.Chương trình chậm để hiển thị một màn hình giật gân.Nếu bạn nhấp vào nó một lần nữa, nó ra mắt hai bản sao và họ sẽ chiến đấu với nhau để điều khiển.Phương pháp tốt nhất là để kết nối cáp, điện lên hội đồng quản trị, và sau đó khởi động tác động.

C: Sau đó các phiên bản của các tác động có một chế độ gỡ lỗi mà bạn có thể sử dụng để chuyển TCK, TMS và TDI.Điều này là hữu ích trong việc kiểm tra trên các kết nối mạch của bạn.Nhìn qua các menu trên banner đầu trang và thử sử dụng chế độ gỡ lỗi.Để mô tả JTAG trong một vài câu.TCK là đồng hồ.TMS là một tín hiệu được sử dụng để phân biệt giữa dữ liệu và lệnh.TDI là một dữ liệu vào CPLD hoặc FPGA.TDO là dữ liệu từ CPLD hoặc FPGA lại cho các lập trình viên.TCK và TDI chuyển khá thường xuyên.TMS Toggles ít thường xuyên.TDO chỉ Toggles khi phần được đưa trở lại dữ liệu.TDO mở cửa cống và phải có một pullup bên ngoài để VCC (xem sơ đồ).

D: ONLY mạch này làm việc với một cổng song song được kết nối với bo mạch chủ hoặc một thẻ PCI plugin.Nó không làm việc với USB để chuyển đổi cổng song song.

E: cài đặt cổng song song trong BIOS có thể ảnh hưởng đến hoạt động trên một số máy tính.Nếu vẫn thất bại, hãy thử thay đổi các thiết lập BIOS.

F: Intermittent thất bại là có thể có trong Windows XP.Vấn đề là XP định kỳ cuộc thăm dò tìm các cổng cắm mới và các thiết bị Play.Nếu cuộc thăm dò XP cảng trong thời gian bạn đang sử dụng nó, thất bại có thể xảy ra.

---- Steve

 
Xin chào,

Cấp VCC của CPLD của bạn là gì.Bởi vì nếu các cấp độ khác nhau như VCC 3.3V hoặc 5V, có thể khác nhau cáp, bạn có thể phải sử dụng.
Xin cho biết tên phần của CPLD của bạn.

Nếu u cần thêm thông tin không ngần ngại hỏi tôi.

Cảm ơn bạn,
N. Muralidhara

 
Chào

Tôi sẽ sử dụng thiết bị XC9572 cho lần đầu tiên.

Tôi có tập tin cần thiết JED và tôi chỉ cần đến chương trình thiết bị XC9572 sử dụng cổng JTAG trên tàu của tôi.

Tôi sẽ làm cho các cổng song song lập trình adapter bằng cách sử dụng IC 74HC125 theo các tài liệu pdf được đăng trên web và trong một bài đăng trên diễn đàn này.

Phần mềm gì tôi cần để chạy chương trình thiết bị này trên máy tính của tôi?

Tất cả các liên kết ở cuối trang web Xilinx với bộ phần mềm có 900MB hoặc lớn hơn!Là không có một chương trình đơn giản, chỉ có phần mềm?

Cảm ơn!

 
Chào
Bạn có thể sử dụng Xilinx ISE Webpack Edition
hoặc
Sử dụng phiên bản cũ của Xilinx ISE Foundation ....

 
Hi Mosi,

Bạn có bất kỳ liên kết, nơi tôi có thể nhận được một file nhỏ hơn để tải về?Các Webpack ISE hoặc Quỹ là 900MB tải!

Tôi chỉ muốn chương trình CPLD - nhưng thiết bị quá chỉ XC9572 - và không thực sự làm toàn bộ quá trình thiết kế cho cả gia đình của các thiết bị Xilinx.

Nếu tôi không có sự lựa chọn, nhưng để tải các tập tin lớn, sau đó tôi sẽ phải làm điều đó, tôi giả sử!

Cảm ơn
Shashi

 
Bạn có thể chọn các tập tin cá nhân để tải về ... và sau đó chỉ lựa chọn các công cụ lập trình độc lập trên Xilinx ..

Hoặc tải trang web cài đặt (khoảng 48 mb) của ISE.
Sau đó chọn lựa chọn duy nhất công cụ lập trình trong khi cài đặt.Cũng thật đáng buồn rằng cũng có một filesize của 651 MB.

 

Welcome to EDABoard.com

Sponsor

Back
Top