Inl trong D sigma là gì ADC

M

moda

Guest
Xin chào, Inl là những gì (Internal không linearity) trong ADC sigma D, tôi biết nói chung Inl là những gì mà Q của tôi là:

Khi tôi sẽ đi vào quy mô đầy đủ của các tín hiệu đầu vào của ADC là nó trường hợp xấu nhất cho linearity không?

Và những gì sẽ xảy ra nếu tôi sẽ nghị định tín hiệu đầu vào?Inl sẽ được tốt hơn?hay không?

Cảm ơn bạn

Moda
Last edited by moda on 11 Apr 2005 8:13; edited 1 thời gian trong tổng số

 
Tôi không biết Inl là những gì, bạn nên viết nó ý nghĩa là lần đầu tiên bạn cho những từ viết tắt, nhưng khi bạn Sayed trường hợp xấu nhất là khi bạn đi đầy đủ quy mô bởi vì tần số chuyển đổi sẽ được hạ thấp, vì vậy IBN (Trong Band tiếng ồn) sẽ cao hơn.
tùy thuộc vào thu hồi và những tín hiệu đầu vào biên độ của modulator thậm chí có thể dừng trong khi chuyển đổi tín hiệu đầu vào không giảm.
đây là một vấn đề "tế nhị" khi nói đến tính toán tất cả mọi thứ, hoặc bạn sử dụng điện áp đầy đủ có sẵn (ở giai đoạn đầu ra) và cho phép các IBN có thể cao hơn hoặc bạn không sử dụng nó và sẽ thấp hơn IBN

 
Inl nonlinearity thường có nghĩa là tách rời, không phải "nội bộ", mà là (như dscribed tại Johns & Martin) với độ lệch tối đa các đặc điểm chuyển giao ADC sau khi đạt được & bù đắp lỗi đã được gỡ bỏ.Nếu tôi làm theo định nghĩa, câu hỏi của bạn không ý thức ..

Xin giải thích một lần nữa những gì bạn muốn.

Thông thường khi nói về SD ADC (hoặc modulator một mình) thực hiện, chẳng hạn như số liệu DR (dynamic range), SN (D) R (signal-to-noise (cộng méo) tỷ lệ), SFDR (spurious-Việt năng động, nhiều)

 
Thứ nhất, Inl là không thể tách rời-linearity cho bất kỳ ADC.Khi có một sự khác biệt trong phản ứng của mã số từ một trong những lý tưởng được gọi là DNL (vi sai không linearty).Khi bạn tổng hợp tất cả những sự khác biệt (hoặc tích hợp chúng toán học), bạn sẽ có được Inl.Nó là một thước đo như thế nào tốt ADC của bạn.

Hey đo Inl cho ADC đồng bằng sigma là không thực sự là quan trọng bởi vì bạn sẽ chỉ làm việc chủ yếu trên một điều chế độ độc thân.Vẻ đẹp trong ΣΔ, là bạn sẽ nhận được tất cả các bạn giải quyết trong lĩnh vực kỹ thuật số sau quá trình decimation.Ngay cả trong trường hợp cực kỳ, tôi không nghĩ rằng những người sử dụng nhiều hơn so với 3 cấp độ.Do đó Inl và DNL không thực sự là quan trọng cho Sigma đồng bằng

Hy vọng nó sẽ giúp .............

 
Nếu Inl và DNL không thực sự là quan trọng cho Sigma đồng bằng, làm thế nào để characterize hiệu suất của delta-sigma ADC?SNR hoặc SNDR thường được sử dụng cho đồng bằng-sigma ADC thực hiện đo lường, là đủ?

 
SNDR và SFDR là các phép đo quan trọng nhất trong Sigma đồng bằng.Một điều nữa là làm thế nào tiếng ồn của bạn được định hình.Hơn một đo lường nó là một quan sát.
Những việc khác quan trọng là đạt được của các nhà tích hợp (trong trường hợp của nhiều thứ tự) và Leage qua chúng.

 
Xin cảm ơn tất cả cho những nỗ lực của bạn và ý kiến của bạn.

Nhưng trong trường hợp của tôi Inl là RẤT quan trọng!

Tôi đã tìm thấy rằng nếu bạn sẽ làm giảm đầu vào tín hiệu Inl được tốt hơn.
Nếu bạn quan tâm xem xét ví dụ ở ads1271 con số 30 trên trang 12

Tôi sẽ rất vui khi nhận được ý kiến của bạn.

Kính trọng

Moda

 
Kính moda,

Chắc chắn các Inl tăng trên phạm vi đầu vào tăng.Inl là tổng số của độ lệch (DNL) trên phạm vi quy mô đầy đủ.Trong trường hợp của đồng bằng sigma, như bạn tăng phạm vi đầu vào (Voltage), sẽ có một vấn đề trong linearity.Điều này là do cho một trật tự mutliple (mà có thể là trường hợp để đạt được bit cao hơn), có một vấn đề với giai đoạn thứ hai (tích hợp) nhận được bão hòa.Do đó một số non-linearity sẽ nảy sinh.Theo kinh nghiệm của tôi, nếu chúng ta đã có một VDD là 2,5 V, chúng tôi không bao giờ vượt quá swing đầu vào của hơn 1 V để tránh nó.

Ngoài ra, theo tài liệu tham khảo của bạn, trong ads1271, độ lệch Inl là về 6ppm đó là khoảng 0,3 LSB.Tôi không nghĩ rằng những con số Inl như thế này sẽ thực sự hiệu quả của bạn.

Tôi hy vọng rằng tôi rõ ràng ............

 
Xin chào Vamsi
Cảm ơn bạn.
Giới thiệu về 0.3lsb, tôi cần sự ổn định cao, điều này là cho các dự án mới, linearity cao, ổn định với thời gian và nhiệt độ ADC, trong phạm vi của nó 0.3LSB ok miễn là nó vẫn LESS sau đó và không nhiều hơn, ở tất cả các điện áp đầu vào phạm vi.

Vì vậy, để xem nếu tôi hiểu những gì bạn có nghĩa là, là linearity không phụ thuộc vào sự tích hợp?

Kính trọng

Moda

 

Welcome to EDABoard.com

Sponsor

Back
Top