incrementer trong fpga ...

  • Thread starter manojkhandelwal
  • Start date
M

manojkhandelwal

Guest
hi, tôi cần phải thực hiện một incrementer trong một fpga cách nhanh nhất để làm việc đó là những gì .. plz không nói sử dụng mang theo logic đã có sẵn (suy thoái về thời gian và khu vực) ... có cách nào khác ... đơn giản?
 
Tôi thực sự không hiểu những gì bạn đang nhận được? Cách đơn giản nhất là chỉ để viết:
 
yeah tôi biết nó sẽ làm và tôi thậm chí biết rằng nó sẽ synthsize như thực hiện logic trong fpga ... (đây là đầu ra) nhưng tôi không cần phải có .. tôi muốn viết logic kết hợp của riêng tôi cho incrementer sẽ có thời gian tốt hơn và diện tích so với thực hiện logic (thực hiện logic tốt hơn cho việc thêm, nhưng y chỉ cho tăng sử dụng nó) bcoz. với cary logic một incrementer 32 bit sẽ tiêu thụ tăng 8 lát (32 LUTs) cho kiến ​​trúc nói Virtex 6 .... một sự xuống cấp rõ ràng trong thời gian và khu vực ... do đó, là có một cách đơn giản để thực hiện một bộ cộng để nó có thời gian và khu vực goot .... plz i cần khẩn trương .. cảm ơn trước
 
Nếu có một cách tốt hơn, synthesisor sẽ làm điều đó, như adder là một trong những yếu tố cơ bản nhất infered bất kỳ thiết kế nào. Tôi không nghĩ rằng bạn đang đi để có được tốt hơn so với các trình biên dịch trong trường hợp này. Tôi có thể hỏi tại sao bạn cần "cải thiện" diện tích và tốc độ cho một điều nhỏ như vậy?
 
tốt, đầu tiên tôi muốn làm cho nó rõ ràng rằng iam thành công cụ phát triển: P tôi biết rằng hầu hết các tổng hợp sẽ tổng hợp nó vào thực hiện logic ... Tuy nhiên, vẫn cảm thấy như lý do tại sao chỉ cho incrementation sử dụng một logic mang ...... một logic kết hợp đơn giản sẽ là hữu ích (đặc biệt là nếu chiều rộng đầu vào là lớn, sau đó thực hiện logic sẽ là một sự xuống cấp, như những gì tôi cảm thấy) là không có câu trả lời logic câu hỏi mang bcoz của tôi chỉ là cách tốt nhất để làm điều đó. nhưng, vẫn chỉ muốn suy nghĩ và thử những cách khác .......... có thể nó sẽ cho hiệu suất tốt hơn. Cảm ơn trước,
 

Welcome to EDABoard.com

Sponsor

Back
Top