HFSS cổng định nghĩa vấn đề

A

abhi_kolkata

Guest
hi, tôi đang cố gắng để mô phỏng một 30GHz inset (dòng 50 Ohm) ăn ăng-ten vá microstrip trên chất nền dày 0.35mm (permittivity = 12,9) và hữu hạn GND và chất nền (15x15 mm) bằng cách sử dụng HFSS. wat nên được định nghĩa cổng thực tế với tất cả các thông số của nó (chẳng hạn như: sóng cảng hoặc gộp cổng với freq giải pháp, không có những đường chuyền, lưới sàng lọc, quét loại) này structure.i cũng muốn biết wat sẽ là độ lệch trong trường hợp đó, từ một chế tạo (chế tạo). plz chia sẻ quan điểm ur. liên quan abhi
 
hi, cho microstrip cổng định nghĩa, bạn cần phải rút ra cấu trúc của bạn bên trong một hộp không khí với chiều rộng khoảng 10 * microstrip dòng chiều rộng và chiều cao khoảng 5 độ dày chất nền *. sau đó bạn xác định các cổng như toàn bộ bên airbox, bằng cách sử dụng một cổng sóng. kết quả sẽ được rất gần với các phép đo, tôi đã thực hiện một số bộ lọc microstrip quảng cáo các kết quả đo gần mô phỏng, ngoại trừ có thể có thêm một số thiệt hại. Kính trọng, Adel_48
 
Tôi không bao giờ làm cho waveport của tôi cùng kích thước với các bên của airbox. Tôi luôn luôn làm cho nó khoảng 6-8 lần bề mặt chiều cao và chiều rộng vết 4-6 lần. Nhưng tất cả phụ thuộc vào chất nền bạn đang sử dụng (cao hơn permittivity = phòng cho waveport nhỏ hơn).
 
Hi, cho tần số thấp các lĩnh vực được phân tán rộng và cổng cao là cần thiết. Đối với tần số cao, EM trường trong microstrip tập trung ở các vincinity theo dõi và chất nền. Nó là một xấp xỉ thô nhưng ở tần số cao, nó có thể được cần thiết để làm cho các cổng nhỏ hơn để tránh multimoding đó không phải là hiện diện trong thực tế. flyhigh
 
Flyhigh, tôi nghĩ rằng cả hai tần số cao và tần số thấp các lĩnh vực cảng đã xấp xỉ cùng một phân phối, và tập trung gần microstrip. nhưng liên quan đến các lĩnh vực bên trong cấu trúc thay đổi với tần số chính xác như bạn nói. Trân trọng, Adel_48
 
hi tất cả, tôi đã cố gắng hình học đã đề cập ở trên với một waveport các width = 5 * trace_width và chiều cao = 5 * substrate_height. và giữ các chi tiết kỹ thuật khác như giải pháp loại-> phương thức, hội nhập phù hợp với Zvi và không bình thường và không có nhúng de-và đồng bằng s = 0,02 và chia lưới sàng lọc = 30% (trong thiết lập giải pháp). cho dù đó là ok? và nó sẽ cho trận đấu khá tốt với các mạch chế tạo? liên quan abhi
 
i xác định chiều rộng cảng striple như H và chiều dài là 5 * W. freg cao. Kết quả là gần EM phẳng, nhưng trên freq thấp. tôi đã nhận kết quả rất mặt cầu. làm thế nào để xác định một cổng cho stripline. cảm ơn
 

Welcome to EDABoard.com

Sponsor

Back
Top