Halfbridge IC điều khiển làm việc giúp đỡ xin vui lòng

T

themaccabee

Guest
Hi, tôi muốn tìm hiểu một nửa IC điều khiển cầu đang được cung cấp từ bộ chỉnh lưu quốc tế hoặc những người tương tự như loạt IRF211XX .. Tôi đã có hai MOSFET kênh N, cao phụ MOSFET Drain kết nối với Vdd = 28V, nguồn của nó kết nối với cống thấp bên MOSFETs & Lowside nguồn MOSFET là có căn cứ. Tải được điều khiển từ quan điểm tại nguồn của phía cao FET (nơi cống của lowside được kết nối). Tôi thực sự muốn biết làm thế nào IC IRF ổ đĩa bên cao FET hoặc làm thế nào các VGS cho phía cao đang được cung cấp .. Tôi nghĩ rằng? Phía cửa FET cao cần được cung cấp ít nhất một điện áp = 28V + VGS ngưỡng Mà không phải là phải không? IC này? sẽ tạo ra rằng tự mình hoặc phải tôi làm điều gì đó để thiết lập điện áp Gate? (tự hỏi kể từ khi VGS cho MOSFET khác nhau thay đổi phải không?) ai đó có thể giải thích cho tôi hay giúp tôi tìm một hướng dẫn về cùng .. Thanks & Regards
 
Có. Nó cần VGS + 28V. Trong hầu hết trường hợp, nó có thể được tạo ra bởi chính nó trong các nguyên tắc của dây đeo khởi động.
 
Về nguyên tắc của bootstrap
.. U có thể xin giải thích một chút .. Đây là một mạch i thu được từ datasheet IR2110 .. có một tụ bootstrap như u đã được đề cập nhưng tôi không hiểu làm việc của nó .. Ngoài ra tải là lấy từ cống FETs lowside .. Tôi muốn cống Lowside ngắn với nguồn bên cao và kiểm soát nó với một tín hiệu TTL .. tôi chỉ muốn tắt thiết bị .. tức là một trong hai hoặc tắt không giống như từ một dạng sóng chuyển đổi nhanh .. Thanks Để được giúp đỡ bất kỳ .. Regards [url = http://images.elektroda.net/14_1304344362.jpg]
14_1304344362_thumb.jpg
[/url]
 
Các tụ giữa VB và Vs là khởi động dây đeo tụ điện. Khi Vs được kéo thấp, tụ điện sẽ được tính thông qua các diode giữa VCC và VB. Sau đó, khi Vs được kéo cao, VB sẽ được cùng với Vs + Vc. Vc là điện áp cpacitor đó là tính phí khi Vs thấp.
 
[Url = http://images.elektroda.net/19_1304361842.jpg]
19_1304361842_thumb.jpg
[/url] Tôi chỉ cần thêm sơ đồ khối chức năng với quá .. Xin lỗi tôi coulnt vẫn có được bức tranh hoàn chỉnh ... Như quý 2 là về những chi phí nắp diode.At VCC thông qua các thời tôi tin rằng HO & Vs sẽ được kết nối với nhau và do đó VGS cho quý 1 sẽ được zero & Q1 sẽ được OFF.But làm thế nào để giải thích phía sau cao FET về thủ tục .. Im bối rối? .. có thể nhờ ai đó giúp đỡ
 
Okie ... Vì vậy, trong khi quý 2 bên thấp là về phí Vs trong nắp kéo xuống mặt đất ... & vì thế Bootstrap và điện áp cap xuất hiện trên VB. Bây giờ quý 2 đã tắt & HO được kết nối với VB tức là CAP bootstrap. Bây giờ Vs là nổi phải không?? Sau đó, VB được áp dụng cho HO và thả một tiềm năng phát sinh giữa nguồn trôi nổi & gate.Will Q1 này chuyển về Q1? nếu nó quay về nguồn gốc của Q1 Q1 (Vs) từ từ sẽ có được ở đây tức là điện áp 28V .. cống này sẽ kéo lên Vb được ngồi trên Vs, để 28V + Vb, đủ để giữ cho Q1 ON. Đây có phải là thủ tục chính xác ..? Xin vui lòng sửa tôi nếu im sai. Thanks
 
Okie ... Vì vậy, trong khi quý 2 bên thấp là về phí Vs trong nắp kéo xuống mặt đất ... & vì thế Bootstrap và điện áp cap xuất hiện trên VB. Bây giờ quý 2 đã tắt & HO được kết nối với VB tức là CAP bootstrap. Bây giờ Vs là nổi phải không?? Leo: Khi Hồ được kết nối với VB, Q1 sẽ được bật. Vì vậy, Vs sẽ được kéo cao. Đó là [COLOR = "red"] không [/COLOR] nổi. Như Vs được kéo lên, VB sẽ được chuyển lên bằng nắp giữa VB và Vs.
 

Welcome to EDABoard.com

Sponsor

Back
Top