[giúp] Làm thế nào để thiết kế một mạch RF và gỡ lỗi không?

C

czm_88

Guest
Là một người mới bắt đầu, tôi muốn biết quy trình và phương pháp RF desing.Tôi không biết làm thế nào để gỡ lỗi một mạch RF và có tham số nên đưa vào tài khoản.Có tài liệu cơ bản để hướng dẫn người mới bắt đầu ngày làm thế nào để gỡ lỗi một circiut RF?

 
Một số cuốn sách tốt có thể giúp như

Razavi, RF vi điện tử
Gonzalez, Microwave Transistor Amplifiers
Pozar, Microwave Engineering

 
Thiết kế tất cả các thành phần trong 50Ohm để họ có thể dễ dàng đo.
Làm cho tất cả các kết nối vết 50 ohms và càng ngắn càng tốt.
Làm cho tất cả các VIAS để GND là lớn nhất có thể.
Sử dụng các bề mặt gắn kết thành phần nhỏ nhất (0402) có thể.
Nếu bạn có kế hoạch in ấn cảm ứng hoặc kết hợp mạng lưới, tránh sử dụng FR4.
Sử dụng các giá trị nhỏ nhất của inductor phép như kéo thu cống od-up.
Mô phỏng nên luôn luôn bao gồm kết nối vết (chú ý gần với chiều dài trên vết emitters hoặc nguồn), VIAS, tự cảm ký sinh của các tụ điện, điện dung ký sinh của cảm ứng.
Shield ồn mạch như ngăn tần số trong một PLL.
Danh sách đó đi và về ....

Bắn khó khăn, luôn luôn connectorize mỗi thành phần tốt thông qua cáp 50 ohm để characterize mỗi giai đoạn.Tránh sử dụng các thiết bị thăm dò ở tất cả các chi phí.

 
Chào,

Nó phụ thuộc vào bạn mạch những gì đang có lỗi.Ví dụ, nếu u tìm thấy sự nhạy cảm của một người nhận là không đủ.Bạn nên xem xét các con đường RX.LNA, downconverter và mạch demodulation được bao gồm trong việc tiếp nhận đường dẫn.Để đảm bảo đủ để có được sự nhạy cảm, bạn phải đảm bảo tất cả các phần trong đường dẫn RX được làm việc tốt.Trước tiên, bạn nên kiểm tra xem LNA.Các thông số quan trọng trong LNA được tiếng ồn và đạt được con số.Nếu NF thấp đủ và đạt được là đủ cao, sau đó LNA là okay.Thứ hai, bạn nên kiểm tra xem máy trộn.Nếu IP3 và đạt được (nếu trộn hoạt động mixer) là đủ cao.Sau đó, các máy trộn là okay.Thứ ba, kiểm tra các mạch demodulation, kiểm tra xem nó có thể demodualte các dạng sóng một cách chính xác hay không.
Cuối cùng, bạn nên kiểm tra kết hợp trong interstage.Đảm bảo mỗi giai đoạn, cũng là phù hợp.

Gỡ lỗi một mạch RF nên được thực hiện từng bước ...Tôi hy vọng nó có thể giúp u

yakult

 
Chào,
thiết kế được dễ dàng hơn so với xây dựng được gỡ lỗi hơn dễ dàng hơn.

Vì vậy, trong khi thiết kế đưa vào tài khoản xây dựng (thực hiện) và gỡ lỗi vào xem xét.Bao gồm parasitics trong tính toán và cũng làm cho việc cung cấp cho các phép đo.Thực hiện các phép đo với impedances tiêu chuẩn.Điều này sẽ giúp bạn về lâu dài.
Hy vọng rằng nó có ích.
BRM

 

Welcome to EDABoard.com

Sponsor

Back
Top