D flip-flop chia tần số

S

spicer

Guest
Tôi muốn biết làm thế nào để thiết kế một tốc độ cao (lên đến 800MHz) D flip-flop chia tần số. Và tôi cũng muốn biết nếu flip-flop này D cần thiết lập lại một cổng. Có thể một số một giúp tôi? Cảm ơn bạn trước.
 
[Quote = Spicer] Tôi muốn biết làm thế nào để thiết kế một tốc độ cao (lên đến 800MHz) D flip-flop chia tần số. Và tôi cũng muốn biết nếu flip-flop này D cần thiết lập lại một cổng. Có thể một số một giúp tôi? Cảm ơn bạn trước [/quote] hi cách đơn giản nhất là sử dụng các tế bào tiêu chuẩn đúc của bạn cung cấp. việc thiết lập lại hoặc thiết lập các cổng cần thiết phụ thuộc chia lập trình của bạn. jeff
 
[Quote = jfyan] [quote = Spicer] Tôi muốn biết làm thế nào để thiết kế một tốc độ cao (lên đến 800MHz) D flip-flop chia tần số. Và tôi cũng muốn biết nếu flip-flop này D cần thiết lập lại một cổng. Có thể một số một giúp tôi? Cảm ơn bạn trước [/quote] hi cách đơn giản nhất là sử dụng các tế bào tiêu chuẩn đúc của bạn cung cấp. việc thiết lập lại hoặc thiết lập các cổng cần thiết phụ thuộc chia lập trình của bạn. jeff [/quote] Flip-flops được sử dụng từ các tế bào tiêu chuẩn có thể không được có thể làm việc ở tần số này, bạn phải kiểm tra trước khi sử dụng nó. Sự cần thiết cho một cổng thiết lập lại phụ thuộc vào loại truy cập bạn đang sử dụng và stand-by tiêu thụ điện năng bạn đang nhắm mục tiêu.
 
Bạn có thể sử dụng CML DFFs DFFs TSPC để đạt được tốc độ cao. Tất cả điều này được describled RF vi điện tử của Razavi.
 
800MHz không phải là một tần số cao. U không cần phải đi đến CML cho rằng ... Tất nhiên nó phụ thuộc vào công nghệ. Nhưng cảm giác ruột của tôi là CML là không cần thiết. Giao diện của nó, ur cố gắng để thiết kế một flop tùy chỉnh. Một Master-Slave mô hình đơn giản (có chứa các cổng truyền như thiết bị chuyển mạch kiểm soát) nên được sử dụng tốt cho ur tần số nhằm .. Kích thước các cửa truyền đúng cách để có được thiết lập / tổ chức lần. Yêu cầu phụ thuộc thiết lập lại / cài sẵn trên việc sử dụng của flop. Nếu bạn đang sử dụng nó cho clocking dữ liệu hoặc sử dụng trong đăng ký, sau đó là một ý tưởng tốt của nó có thiết lập lại. Nếu bạn chỉ sử dụng nó để chốt một số thông tin sau đó thiết lập lại có thể không cần thiết. Hy vọng điều này sẽ giúp ..
 
[Quote = laglead bạn nên sử dụng cấu trúc CML [/quote] Tại sao "nên"? Tôi đã thiết kế một flop tùy chỉnh hoạt động cho đến khi 2GHz trong công nghệ 130nm với logic bình thường. Đó là lý do tôi đã nói nó phụ thuộc vào công nghệ .. Nó là không bắt buộc phải sử dụng CML ở đây ..
 
Tôi thứ hai không sử dụng CML nếu bạn có thể. CML để CMOS tốc độ cao lên rất nhiều quyền lực và là một biến chứng.
 
Tôi sử dụng TSPC trong thiết kế của tôi và nó làm việc tốt ở tần số lớn hơn 8oo MHz, nó là đơn giản không giống như CML, vì vậy tôi khuyên để sử dụng TSPC. nhưng tôi có một vấn đề thiết kế của tôi yêu cầu DFF rằng hoạt động ở 2,4 GHz và TSPC đã không làm việc tốt trong tần số và tất cả các thiết kế đã cố gắng (bao gồm cả CML) không mặc dù nó được ghi trong các giấy tờ mà họ có thể làm việc cho các tần số này . Tôi biết tôi là thiếu một số điều trong việc cung cấp giá trị siutable cho W & L nhưng một số kinh nghiệm cho tôi biết phải làm gì?
 
Tôi đang sử dụng TSMC (0,13 u) tôi có thể đạt tần số cao như vậy bằng cách sử dụng công nghệ này?
 
Có nó có thể đi trên 2.4G TSMC 0,13. Tôi đã thực hiện chia TSPC đã lên đến khoảng 4.5G (trước khi lựa chọn thấp bố trí khai thác vt) Tất nhiên, nếu bạn đang cố gắng sử dụng nó như một chung D-FF với logic giữa D-FF, đó là một câu chuyện ....
 
[Quote = ahmed tolba] Tôi đang sử dụng TSMC (0,13 u) tôi có thể đạt tần số cao như vậy bằng cách sử dụng công nghệ này? [/Quote] Nếu bạn đang sử dụng một quá trình vt thấp, nó chắc chắn phải được có thể ...
 
là nó possibe 0.18um công nghệ để cung cấp cho một chiếc đồng hồ của 6GHz. Tôi cố gắng để thiết kế một bộ tổng hợp tần số hoạt động tại 6GHz.
 
vâng 0,18 vòng oscillaotr có thể cung cấp cho u này 6 GHz tốc độ, thậm chí u có thể nhận được nhiều hơn với LC và u có thể sử dụng logic CML để làm một ngăn, nhưng nó sẽ được tốt experince khouly
 
[Trích dẫn nội dung bài viết này = khouly] vâng 0,18 vòng oscillaotr có thể cung cấp cho u này tốc độ 6 GHz, thậm chí u có thể nhận được nhiều hơn với LC và u có thể sử dụng logic CML để làm một ngăn, nhưng nó sẽ được tốt experince khouly [/quote] cảm ơn cho ur đề nghị. ok để được chính xác tôi đang thiết kế một bộ tổng hợp tần số trực tiếp kỹ thuật số. Tôi cần một đồng hồ của 6GHz cho hoạt động của nó. I Tuy nhiên có thể làm điều đó với một máy dao động vòng? tôi đã cố gắng để thiết kế một flip flop và sau đó sau đó một regsiter hoạt động tại 6GHz. nhưng tối đa i cud có được là 1,25-2GHz ..
 
u cần phải tạo ra đồng hồ, hoặc chỉ muốn thiết kế filpflop khouly
 

Welcome to EDABoard.com

Sponsor

Back
Top