Dựa FET giai đoạn Shift Oscillator

M

Mehrzud

Guest
Hi Tôi cần giúp đỡ với thiết kế của một bộ dao động FET dựa cầu Wien và mô phỏng nó bằng cách sử dụng thư viện PSpice. Bất kỳ đề nghị?
 
[B = Mehrzud] Hi Tôi cần giúp đỡ với thiết kế của một bộ dao động FET dựa cầu Wien và mô phỏng nó bằng cách sử dụng thư viện PSpice. Bất kỳ gợi ý: [/b] Có?. Đề nghị của tôi là bạn chỉ định câu hỏi của bạn một chút sâu hơn. Chỉ cần để bắt đầu, bạn luôn có thể [url = http://www.google.no/search?q=fet+Wien+Bridge+Oscillator] tìm kiếm cho nó trên web [/url]. Nhận được một số ý tưởng những gì bạn đang làm việc với (những gì được nó? Làm thế nào nó workin?). Đó là đề nghị của tôi: D
 
Có thể bất cứ ai giúp đỡ với các thông số và làm thế nào để có được kết quả mong muốn? f = 1 / (2 * pi * R * C * √ 6) | A | = gm * RL RL = (RD * thứ) / (RD + rd)
55_1212502958 jpg.
 
sơ đồ của bạn không hiển thị một bộ dao động cầu Wien. Nó là một sự thay đổi pha dao động dựa trên các yếu tố vượt qua cao - không phải là lựa chọn tốt nhất. Việc đạt được của giai đoạn FET phải có ít nhất G =- 29. Hơn nữa, cũng tải phải có trở kháng đầu vào của CR-giai đoạn. Nó là tốt hơn để sử dụng một OpAmp.
 
1) Bạn đang phải. Đó là một sự lệch pha dao động. 2) Tôi không có vấn đề với một trong những op-amp, vấn đề ở đây là làm thế nào để xem kết quả dao động trong PSpice bằng cách sử dụng FET?
 
[B = Mehrzud] 1) Bạn đang phải. Đó là một sự lệch pha dao động. 2) Tôi không có vấn đề với một trong những op-amp, vấn đề ở đây là làm thế nào để xem kết quả dao động trong PSpice bằng cách sử dụng FET [/b] bạn có ý nghĩa gì với "... để? Xem ..... .. kết quả trong PSpice bằng cách sử dụng FET "?? Nếu mạch điện được thiết kế tốt, bạn sẽ thấy kết quả. Hoặc đã làm tôi hiểu sai câu hỏi?
 
Trung tâm giai đoạn đầu tiên pha là vụ phải được điều khiển từ một trở kháng rất thấp, không phải là sức đề kháng cao của điện trở 10k cống. Giá trị điện trở rất cao 10k cống phải được nạp bởi một trở kháng cao hơn nhiều, không phải là trở kháng thấp của các giai đoạn pha.
 
bạn có ý nghĩa gì với "... để xem kết quả trong PSpice bằng cách sử dụng FET ......."?? Nếu mạch điện được thiết kế tốt, bạn sẽ thấy kết quả. Hoặc đã làm tôi hiểu sai câu hỏi [b /] Tôi có nghĩa là những gì giá trị của các yếu tố cần được xem dao động trong phân tích miền thời gian của PSpice? (Có thể là một làn sóng sine)?
 
Tôi không nghĩ rằng một FET đơn sẽ làm việc trong mạch mà bởi vì đạt được điện áp của nó là quá thấp và trở kháng đầu ra của nó là quá cao.
 
Bạn hãy đề nghị một số thay đổi trong khi các ý tưởng chính là không thay đổi? Tôi có nghĩa là một bộ dao động thay đổi pha với FET một chỉ duy nhất ngay cả với các thông số tưởng tượng (cao tăng, sản lượng thấp trở kháng).
 
Thực tế, có một trở kháng RC chuỗi charateristic>> 10k sẽ cho phép hoạt động mạch. Điều này dường như có thể với một trở kháng đầu vào FETs, không xem xét những khó khăn của một mạng trở kháng cao. Tuy nhiên, tôi đề nghị để có sự nghi ngờ của LvW nghiêm túc. Tôi lo sợ, việc thực hiện các mạch sẽ được thay xấu nào.
 
[B = Mehrzud] Tôi có nghĩa là một bộ dao động thay đổi pha với FET một chỉ duy nhất ngay cả với các thông số tưởng tượng (cao tăng, sản lượng thấp trở kháng). [/B] Vì vậy, bạn có ý định để tạo ra một mạch điện với hành vi "ảo"? Tăng cao và trở kháng đầu ra thấp với một FET duy nhất dường như vi phạm các vật lý. Bạn phải quyết định những gì bạn thực sự muốn. Tôi nghĩ rằng, về nguyên tắc nó có thể là có thể làm việc với nguyên tắc chuyển giai đoạn và FET một duy nhất - tuy nhiên thiết kế là rất quan trọng bởi vì nó có chứa một số thông số có dung sai lớn (Rout của FET, Gm của FET). Và ngoài ra, tất cả các giai đoạn CR phải được thiết kế với một trở kháng đầu vào cao (C nhỏ và R cao). Và không quên: sự tăng của FET có được lớn hơn G =- 29!!
 
[B = Mehrzud] Hi LvW những giá trị nào bạn cung cấp [b /] Nó không phải là dễ dàng như vậy? Mạch đã được thiết kế cẩn thận. Thiết kế mạch tương tự có nghĩa là để chọn các bộ phận và giá trị trong một số lượng không giới hạn các lựa chọn thay thế. Trong trường hợp của bạn: Fet nào? Những transconductance? Trong đó sản lượng kháng chiến? Những chương trình thiên vị? ........? Tôi thực sự không ở trong một vị trí để "cung cấp" bạn một cái gì đó. Hãy thử lựa chọn thay thế khác nhau và tìm hiểu thông qua mô phỏng nếu bạn tìm thấy một tập hợp các thông số mà satisfiy bạn. Có thực sự là một yêu cầu tuyệt đối chỉ sử dụng một FET duy nhất?
 
Vâng, chỉ cần một FET duy nhất, không có vấn đề biên độ dao động hoặc tần số của nó chỉ là một FET duy nhất. Đó là một cái gì đó giống như một cuộc cạnh tranh giữa bạn bè: |
 
Tôi mô phỏng một Jfet khuếch đại sân khấu. Nó có một tải trở kháng cao và có công suất cao điểm 1.35V với một đầu vào của 0.1V cao điểm để đạt được điện áp của nó chỉ là 13,5. Những pha dao động sẽ không dao động nếu đạt được của bóng bán dẫn nhỏ hơn 29.
 
Hoạt động ví dụ, sử dụng trở kháng cao RC-chuỗi như đề xuất. [Url = http://images.elektroda.net/53_1212595255.gif]
53_1212595255_thumb.gif
[/url]
 
Cảm ơn bạn, Cảm ơn tất cả các bạn thực sự. Chỉ cần một câu hỏi cuối cùng. Tại sao j110? Tôi đã thử cấu hình tương tự bằng cách sử dụng 2N5555/6/7/8 thiên vị và không có gì xảy ra!
 
Để đạt được một sự tăng của> 29, các FET phải có một transconductance đủ. Nó phải được> 3 mmho (mS) tương ứng> khoảng 5 xem xét đầu ra của RC tải mạng và dẫn xuất FET. Điều này rất dễ dàng với một loại thấp ohmic FET chuyển đổi như J110, đã khó khăn với 2N3819 đề xuất và không thể với nhiều FET tín hiệu phổ biến.
 
Rất tốt. Có trang web để tìm các yếu tố điện tử mong muốn có một cái gì đó giống như tìm kiếm nâng cao hoặc các lựa chọn được thực hiện bằng kinh nghiệm? Bằng cách tôi sử dụng Orcad 16.0.1 và kết quả là không có gì ngay cả khi tôi thay đổi các tham số của mô hình gm J110 PSpice. nhưng phiên bản EWB làm việc tốt chỉ với một thay đổi trong bóng bán dẫn!
 

Welcome to EDABoard.com

Sponsor

Back
Top