CIC lọc cho sigma-đồng bằng chuyển đổi

U

ultralowpower

Guest
Hi, Tôi có một câu hỏi về việc thực hiện của một bộ lọc decimator CIC. Làm thế nào tôi có thể đáp ứng especifications của tôi về một loạt các đầu ra 16 bit trong đầu ra bộ lọc CIC? Tôi có một trật tự thứ 2 sigma-đồng bằng bộ điều biến mà có một dòng bit (1 bit đầu ra). Bất cứ ai có thể cho tôi một số thông tin về điều này? Các thông tin tốt nhất là một bộ lọc CIC RTL (hoặc mã) với bit rõ ràng đầu vào và đầu ra 16 bit rõ ràng. Xin lỗi về tiếng anh của tôi, không phải là ngôn ngữ chính của tôi và nhờ giúp đỡ. Brito. PS: (R = 256)
 
Khái niệm này là: 1. đầu ra là 1 / (2 sức mạnh của 15) nếu 1 bit đầu vào là 1'b1 2. đầu ra là 1 / (2 sức mạnh của 15) nếu 1 bit đầu vào là 1'b0 ví dụ của mã này: module thử nghiệm (filter_in, filter_out), filter_in đầu vào, đầu ra [15:00] filter_out gán filter_out = (filter_in = = 1'b0)? 16'hffff: 16'h0001; endmodule nhấp vào "đã giúp" nếu tôi đã giúp đỡ. Thanks.
 
Số của các bit đầu ra trong sigma-đồng bằng chuyển đổi phụ thuộc vào băng thông và tỷ lệ lấy mẫu, cao hơn tỷ lệ oversampling (Tỷ lệ lấy mẫu / băng thông) các bit (wordlength), bạn có thể đạt được.
 

Welcome to EDABoard.com

Sponsor

Back
Top