Câu hỏi liên quan đến trung

S

shady205

Guest
Xin chào bạn bè ..

Tôi có một trung 2stage và giai đoạn đầu chỉ là một whos khuếch đại vi sai đầu ra lái xe của một trung cascode gấp.

làm thế nào để tăng liền, PM, UGB của hệ thống với ra bằng cách sử dụng các bóng bán dẫn đầu vào của cả hai giai đoạn và Resistor.

Nếu vậy hãy giải thích ur xây dựng ...Cảm ơn trước.

Shady205
Last edited by shady205 ngày 08 tháng mười 2008 09:54; edited 1 thời gian trong tổng số

 
Đối với trung, để gia tăng đạt được, bạn cần phải tăng Gm của giai đoạn đầu vào bằng cách tăng transistor đầu vào W / L, hoặc tăng các bóng bán dẫn đầu vào biasing hiện hành.và bạn cần phải tăng trở kháng đầu ra, kể từ khi đạt được tổng thể là G = Gm * rout, để tăng rout, làm giảm sản lượng giai đoạn W / L, làm giảm sản lượng biasing hiện hành.

 
Bạn có thể miêu tả mạch của bạn tốt hơn?

Hoặc thậm chí tốt hơn, tải lên một hình ảnh

 
Giai đoạn đầu tiên là khuếch đại vi sai đơn giản .. sản lượng của những người được kết nối với cascode gập (n ga: đầu vào) ..

Với các thay đổi preamplifier w / l và i cascode Folded / pw / l .. làm thế nào chúng ta có thể tăng Gain .. PM, và UGB.

 
Tôi xin lỗi, nhưng tôi vẫn không nhìn thấy nó.

Khi bạn nói một khuếch đại vi sai đơn giản, bạn có nghĩa là một cặp khác?Nếu không, loại khuếch đại?Có bao nhiêu giai đoạn?

Nếu nó chỉ là một cặp khác và một FC, sau đó bạn có hai giai đoạn, đúng, nhưng chỉ giai đoạn 1 GAIN, đó là sự thật?

Việc đạt được là gì bây giờ?PM?UGW?

Come on!Đó là câu hỏi của bạn, bạn có thể làm nhiều hơn nữa!

<img src="http://www.edaboard.com/images/smiles/icon_confused.gif" alt="Confused" border="0" />
 
Một trung thu có thể tăng giảm thiên vị (hiện tại).Đối với cực plcament, thay đổi giá trị tụ điện bồi thường

 
Cap cũng là cố định ...

Các lựa chọn duy nhất chúng tôi đã là thay đổi tải Cascode W / L....and

Chúng tôi cũng có thể tăng hoặc giảm .. hiện với sự giúp đỡ của các giai đoạn đầu tiên transistor đuôi ...

 
Hi shady205

Kể từ giai đoạn đầu tiên là cascode, các PM có thể được cải thiện bằng cách kết nối các tụ điện bồi thường từ nút trở kháng thấp của giai đoạn cascode để nút trở kháng cao của giai đoạn thứ hai.Điều này sẽ làm giảm tác dụng của số không, và tăng AM một chút.

nếu bạn tăng L của các bóng bán dẫn nhất dưới cùng nhất và hàng đầu tại cascode, bạn có hiệu quả sẽ làm tăng sức đề kháng đầu ra.Điều này có thể đẩy mạnh hơn nữa việc đạt được tại chi phí của BW.Các biểu hiện cho kháng đầu ra ~ gm1.ro 1.ro2.
được chăm sóc đầy đủ trong việc này như bạn có thể cần phải thay đổi mạch biasing là tốt.

 
hi ... prince_123Giai đoạn đầu tiên không phải là cascode ....

giai đoạn đầu tiên chỉ là một preamplifier ....

giai đoạn thứ hai là cascode gấp ...

.... Shady205

 
Bạn có thể gửi mạch,
Nó sẽ được dễ dàng hơn nhiều để bình luận sau đó

 
Đây là những vi mạch:

Lưu ý: Các yếu tố đầu vào là tín hiệu tần số cao ... Vì vậy, chúng ta cần phải sử dụng RFmos Transitor ..và tôi cần phải có điện dung đầu vào thấp ..

Các cap tải là cố định ..
Xin lỗi, nhưng bạn cần phải đăng nhập để xem tập tin đính kèm này

 
Tôi nghĩ bạn có thể nhận được một số tăng thêm bằng cách tăng hiện nay ở giai đoạn đầu tiên
Kể từ khi W / L là cố định gm = 2 * I / VOV, tăng tôi sẽ tăng gm và vì thế mà có trên tất cả các đạt được.

 
Tôi có thể cho bạn biết cách cải thiện DC được.

Sự lựa chọn đầu tiên, để cải thiện một chút là tăng L của hiện tại PMOS gương.Chú ý đến phòng điện áp.

Nếu điều này là không đủ, bạn có thể cải thiện được nhiều một w / o thay đổi BW bằng cách sử dụng cascodes quy định.Đó là một kỹ thuật tốt đẹp, bạn có thể đọc thêm ở đây: --

http://www.edaboard.com/viewtopic.php?t=316649

 
Xin chào PaloAlto ..

Tôi không nghĩ rằng việc thay đổi kiến trúc là câu trả lời tốt hơn ... nếu tôi cần thay đổi cấu trúc tôi đã có thể được thực hiện từ lâu trở lại ..Xin chào Hoàng tử 123
Tôi đồng ý với u và tôi đã làm được bằng cách tăng .. hiện tại nó có thể tăng lên hiện nay đến một phạm vi mà các bóng bán dẫn đuôi không phiếu để .. khu vực ở tất cả các tuyến tính nếu tôi cần phải tăng thêm i cần những thay đổi thiên vị mạch inorder để giảm VDS vẫn còn tiếp tục ...

Nhưng vấn đề chính là với phần lợi Pha ... i nên duy trì một lề của giai đoạn 55-65 độ tại 12dB ...và tại UGB phần lợi giai đoạn không nên vượt 90 độ.

 

Welcome to EDABoard.com

Sponsor

Back
Top