Các thủ tục về thiết kế PLL

I

incol

Guest
Hi, tất cả mọi người. Tôi muốn thiết kế một PLL, và không bao giờ có thiết kế nó trước. Ông có thể cho tôi biết các thủ tục về thiết kế PLL? Có lần đầu tiên tính toán được spec mỗi khối, tiếng ồn pha, băng thông, Kvco và như vậy, sau đó làm từng thiết kế khối? Cảm ơn bạn rất nhiều!
 
Bạn có thể thiết kế một bộ tổng hợp bằng cách sử dụng ADF4153 PLL chip ..... Có xem xét các chi tiết của ADF4153 ở đây: [url = http://www.analog.com/en/rfif-components/pll-synthesizersvcos/adf4153/products/product.html] ADF4153 | Fractional-N Tần số tổng hợp | PLL tổng hợp / VCOs | RF / IF CCN | Analog Devices [/url] Có simPLL ứng dụng sử dụng mà bạn có thể thiết kế bộ lọc vòng lặp của bạn từ phần mềm này, bạn cũng sẽ nhận được tất cả các thông số mạch bạn đã đề cập: [url = http://www .analog.com/en/rfif-components/pll-synthesizersvcos/adf4153/products/tools-software-simulation-models/index.html] Analog Devices, Inc | lãnh đạo thế giới trong [hiệu suất xử lý cao tín hiệu / url]
 
Cảm ơn. Nhưng có vẻ như một công cụ để chọn sản phẩm. Liệu nó có thể caclulate đặc tả kỹ thuật và làm mô phỏng? cảm ơn!
 
Nhưng có vẻ như một công cụ để chọn sản phẩm. Liệu nó có thể caclulate đặc tả kỹ thuật và làm mô phỏng
? Có nó có thể ban đầu bạn sẽ lựa chọn một chip PLL và bạn có thể làm mô phỏng như là tốt. Nó sẽ rất hữu ích cho bạn. Tương tự như loại giả lập cũng có mặt tại quốc gia cho PL chip bán dẫn của họ.
 
Trước khi bắt đầu thiết kế của bạn, bạn phải hiểu PLL thiết kế đặc tả cho ứng dụng cụ thể của bạn. Sau đó, bạn lựa chọn phù hợp với cấu trúc-> có mô hình mô phỏng hành vi-> xác định khối spec-> thiết kế khối mạch-> chạy góc mô phỏng-> Xây dựng Khởi đầu cấp-> cấp cao nhất mô phỏng->
 

Welcome to EDABoard.com

Sponsor

Back
Top