bộ nhớ trong module

S

samuel_raja_77

Guest
1.For fpga thiết kế một số lượng bộ nhớ nội bộ để được giữ trong vòng trong module là những gì.
2.how để truy cập vào bộ nhớ nó có thể được như thế này
mà không có đồng hồ
if (mem == 23)
bắt đầu
cuối
hoặc đối với đồng hồ

 
Xilinx Xc 2vp7 nghi ngờ của tôi là liệu chúng ta có thể có bộ nhớ inetrnal trong thiết kế của chúng tôi

 
làm thế nào để truy cập vào bộ nhớ nó có thể được truy cập như thế này trong máy nhà nước
if (mem == 23)
bắt đầu
cuối
hoặc đối với đồng hồ

 
FPGA có bộ nhớ khác nhau thực hiện.
1.Đồng bộ bằng cách sử dụng bộ nhớ RAM khối.
2.Không đồng bộ bằng cách sử dụng memoru CLB
3.Bộ nhớ bằng cách sử dụng của FF

Code mà u đã viết mảng với chỉ số.Bình thường, tổng hợp công cụ sẽ không suy ra bộ nhớ cho các loại mã.u có ghi một mã số trong các mẫu quy định được xác định bởi các công cụ tổng hợp.

các u mã có bằng văn bản sẽ suy ra flip flops với logic giải mã thực hiện tại của CLB

 

Welcome to EDABoard.com

Sponsor

Back
Top