bố trí Analog

U

umagne

Guest
Chào tất cả mọi người,
Tôi mới vào (analog) và bố trí tôi
là cố gắng mới của tôi bắt đầu hoạt động với các tiêu chuẩn điện áp tham khảo.Tôi sử dụng một công nghệ 0.18um với Cadence môi trường (đặc biệt là phần tùy chỉnh thiết kế IC).
Bắt đầu từ những schematic mục trong virtuoso môi trường, một khi đã chọn những khía cạnh ratios của tôi transistors, tôi chuyển đổi của tôi schematic trong bố trí cụ thể.

Tại thời điểm này,
có vẻ như với tôi, Virtuoso cung cấp hai thủ tục bắt buộc.
Thiết kế các transistors bắt đầu từ các lớp được cung cấp bởi các công nghệ (Hướng dẫn luồng) hoặc tạo ra các trường hợp từ mã nguồn schematic và định tuyến thích hợp chúng với lớp (tự động lưu lượng).

Tôi muốn làm theo các luồng tự động và tôi
muốn được hài lòng nếu có ai đó có thể đề nghị cho tôi ở bên phải đường lối của các thiết kế bố trí của một mạch tương tự.

Với sự tự động lưu những gì tôi có thể thay đổi trong các transistors tạo bởi hệ thống?Tôi có thể interdigitate hai transistors hay họ vẫn còn trường hợp riêng biệt.

Các vòng bảo vệ phải bao trùm toàn bộ điện áp tham chiếu hoặc các đơn transistors?

Cảm ơn.

 
Cá nhân tôi đề nghị tất cả mọi người nên làm đầu tiên của họ bố trí bằng tay, không chỉ phục vụ cho sự hiểu biết các khía cạnh vật chất, mà còn thiết kế để đánh giá cao những công cụ và khả năng của họ.

Bởi "tự động Flow" Tôi nghĩ rằng mình có nghĩa là Schematic-Driven bố trí, mà là đạt được bằng cách sử dụng Virtuoso XL, PDK được cung cấp của bạn đi kèm với mở rộng parameterized các tế bào (PCells).Transistors có thể được kết hợp nhưng tôi nghĩ rằng nó phụ thuộc vào khả năng của bạn PCells.Tham khảo CDSHOME $ / doc / vxlhelp / vxlhelp.pdf liên quan đến công cụ này.Nơi tuyến đường và các công cụ không phải là quá phổ biến cho bố trí tương tự (tôi nghĩ), nhưng bạn có thể sử dụng Virtuoso Chip Router hội để thực hiện nhiệm vụ này.Tôi có kinh nghiệm hạn chế với các công cụ này, nhưng tôi thấy rằng trừ khi bạn dành nhiều thời gian thiết lập các quy tắc cho các bộ định tuyến, nó không làm một công việc tốt.

 
oermens đã viết:

Cá nhân tôi đề nghị tất cả mọi người nên làm đầu tiên của họ bố trí bằng tay, không chỉ phục vụ cho sự hiểu biết các khía cạnh vật chất, mà còn thiết kế để đánh giá cao những công cụ và khả năng của họ.Bởi "tự động Flow" Tôi nghĩ rằng mình có nghĩa là Schematic-Driven bố trí, mà là đạt được bằng cách sử dụng Virtuoso XL, PDK được cung cấp của bạn đi kèm với mở rộng parameterized các tế bào (PCells).
Transistors có thể được kết hợp nhưng tôi nghĩ rằng nó phụ thuộc vào khả năng của bạn PCells.
Tham khảo CDSHOME $ / doc / vxlhelp / vxlhelp.pdf liên quan đến công cụ này.
Nơi tuyến đường và các công cụ không phải là quá phổ biến cho bố trí tương tự (tôi nghĩ), nhưng bạn có thể sử dụng Virtuoso Chip Router hội để thực hiện nhiệm vụ này.
Tôi có kinh nghiệm hạn chế với các công cụ này, nhưng tôi thấy rằng trừ khi bạn dành nhiều thời gian thiết lập các quy tắc cho các bộ định tuyến, nó không làm một công việc tốt.
 
Schematic-hướng bố trí = VirtuosoXL.di chuyển giữa hai bên của transistors immediatly bên.nếu bạn pcell hỗ trợ mosfet abutment họ sẽ hợp nhất

 
Làm thế nào tôi có thể nhìn thấy nếu tôi Pcell (transistor) abutement hoặc hỗ trợ như thế nào tôi có thể kích hoạt tính năng này trên pcell bộ thiết kế của tôi?
Cảm ơn

 
Hãy kiểm tra xem các tài liệu hướng dẫn cho bạn PDK
của PCells Foundry hoặc liên lạc của bạn để xem nếu mosfet abutment được hỗ trợ.Tôi không nghĩ rằng những gì bạn có thể đặt trên trang của riêng bạn.

 

Welcome to EDABoard.com

Sponsor

Back
Top