U
Ugur Yegin
Guest
Hi, Chúng tôi đã thiết kế một nguồn cơ bản hiện tại nạp NMOS bộ khuếch đại nguồn chung cũng như một op amp trong một công nghệ 0,35 trong nhịp và chúng tôi muốn tối ưu hóa các thiết kế cho một tiếng ồn tối thiểu 1 / f. Vì tôi không phải là rất quen thuộc với mô phỏng tiếng ồn, bất cứ ai có thể giúp tôi với: 1) phân tích tiếng ồn thường xuyên trong nhịp (tiếng ồn đầu vào là không được đưa vào condideration, chỉ là tiếng ồn được thêm vào của các bộ khuếch đại) cung cấp cho các tiếng ồn 1 / f hoặc tiếng ồn tích lũy được từ nhiệt và tần số? 2) Nếu nó là tiếng ồn tích lũy, làm thế nào để tôi chỉ nhận được tiếng ồn 1 / f? 3) Làm thế nào tôi có thể chạy tối ưu để giảm thiểu giá trị này? Tôi rất muốn đánh giá cao bất kỳ giúp đỡ trong vấn đề này. Cảm ơn và chúc mừng tốt đẹp nhất Ugur Yegin