C
CobraMKIII
Guest
Xin chào!
Trong hệ thống của tôi Tôi có một Xilinx Spartan 3 FPGA và CPLD (Xilinx XCR3128XL
* CoolRunner XPLA3) trong chuỗi JTAG của tôi.Thiết bị đầu tiên là FPGA và thứ hai là CPLD.Tôi muốn chương trình FPGA và CPLD bỏ qua mà không cần sử dụng một công cụ lập trình như iMPACT.Tôi muốn kiểm soát việc lập trình bằng một hệ thống khác với một FPGA JTAG và thói quen của riêng tôi.Tôi đã có thành công trong lập trình một hệ thống với một FPGA và Flash là một trong chuỗi JTAG, có Tôi chỉ cần bỏ qua để gửi một lệnh BYPASS vào Flash.Bây giờ có vẻ như là tôi phải đi vòng CPLD nên nó sẽ không được lập trình là tốt.
Next difficulty is that the length of the instruction register of the FPGA TPA is 6 bit and CPLD TPA is 5 bit.
Làm thế nào để tôi quản lý để gửi một lệnh BYPASS để CPLD mà không gửi một lệnh BYPASS vào FPGA cũng
gặp khó khăn tiếp theo?
Là chiều dài của các đăng ký chỉ dẫn của TPA FPGA là 6 bit và CPLD TPA là 5 bit.
Sau khi bỏ qua các CPLD, tôi muốn viết một số hướng dẫn vào Shift-IR của FPGA.Bởi vì các chuỗi JTAG, các hướng dẫn này cũng sẽ nhận được CPLD.Làm thế nào tôi có thể khẳng định rằng nó vẫn ở chế độ bỏ qua?
Tôi hy vọng có người quen về chủ đề này và có thể giúp tôi.
Uli
Trong hệ thống của tôi Tôi có một Xilinx Spartan 3 FPGA và CPLD (Xilinx XCR3128XL
* CoolRunner XPLA3) trong chuỗi JTAG của tôi.Thiết bị đầu tiên là FPGA và thứ hai là CPLD.Tôi muốn chương trình FPGA và CPLD bỏ qua mà không cần sử dụng một công cụ lập trình như iMPACT.Tôi muốn kiểm soát việc lập trình bằng một hệ thống khác với một FPGA JTAG và thói quen của riêng tôi.Tôi đã có thành công trong lập trình một hệ thống với một FPGA và Flash là một trong chuỗi JTAG, có Tôi chỉ cần bỏ qua để gửi một lệnh BYPASS vào Flash.Bây giờ có vẻ như là tôi phải đi vòng CPLD nên nó sẽ không được lập trình là tốt.
Next difficulty is that the length of the instruction register of the FPGA TPA is 6 bit and CPLD TPA is 5 bit.
Làm thế nào để tôi quản lý để gửi một lệnh BYPASS để CPLD mà không gửi một lệnh BYPASS vào FPGA cũng
gặp khó khăn tiếp theo?
Là chiều dài của các đăng ký chỉ dẫn của TPA FPGA là 6 bit và CPLD TPA là 5 bit.
Sau khi bỏ qua các CPLD, tôi muốn viết một số hướng dẫn vào Shift-IR của FPGA.Bởi vì các chuỗi JTAG, các hướng dẫn này cũng sẽ nhận được CPLD.Làm thế nào tôi có thể khẳng định rằng nó vẫn ở chế độ bỏ qua?
Tôi hy vọng có người quen về chủ đề này và có thể giúp tôi.
Uli