để ngăn chặn những biến dạng của các thiết bị chuyển mạch lấy mẫu SC?

A

Analogworld

Guest
Hi all,

Để ngăn chặn sự biến dạng của các thiết bị chuyển mạch lấy mẫu mà cần thiết để vượt qua 500MHz băng thông tín hiệu, một số kỹ thuật đã được thực hiện nó trước khi:

1) Tăng kích thước bóng bán dẫn để làm giảm sức đề kháng ngày, do đó, biến dạng là đàn áp.Tuy nhiên, một bóng bán dẫn lớn cũng làm cho một chút tụ ký sinh.Tôi đã thử kỹ thuật này, các cửa khẩu kích thước bóng bán dẫn truyền hoá ra W / L = 2700!để giữ THD nhỏ nhất là 0,1% ở 500MHz.Kích cỡ này là vô lý.

Kỹ thuật Bootstrapping 2), mà giữ VGS của bóng bán dẫn liên tục khi bật bật.So sánh với kỹ thuật 1), nó chỉ yêu cầu W / L = 300 để giữ THD nhỏ nhất là 0,001%.Tuy nhiên, kỹ thuật này đòi hỏi phải bố trí phức tạp.Tôi được cho biết rằng guy những người đầu tiên pulish kỹ thuật này đã dành một năm ngày bố trí!

3) Nhân dân nói rằng kết nối nguồn của p-transimission các loại thiết bị chuyển mạch với số lượng lớn (cơ thể) khi chuyển đổi là trên (on-kháng giảm), sau đó kết nối nó lại cho VDD khi nó được tắt (off-kháng tăng lên).Tuy nhiên, việc méo này không được cải thiện khi tôi làm các việc mô phỏng trong gia vị.

Có ai có lời khuyên nào về đề tài này?Bất kỳ đề nghị sẽ được đánh giá rất nhiều.

 
khi bạn đang làm 1 tùy chọn, bạn đang sử dụng lấy mẫu tấm cuối?

 
Chào,

Cảm ơn bạn đã trả lời.Tôi đã sử dụng mẫu tấm dưới cùng và là một kiến trúc vi sai hoàn toàn.Tuy nhiên, khi tôi mô phỏng các THD trong gia vị, các thiết bị chuyển mạch transimission được tổ chức trên, và chuyển mạch tấm dưới cùng là gắn với một chế độ áp dụng.Kể từ khi chuyển mạch không được chuyển đổi, không cần quan tâm đến quan điểm của THD?

 
Analogworld đã viết:

Chào,Cảm ơn bạn đã trả lời.
Tôi đã sử dụng mẫu tấm dưới cùng và là một kiến trúc vi sai hoàn toàn.
Tuy nhiên, khi tôi mô phỏng các THD trong gia vị, các thiết bị chuyển mạch transimission được tổ chức trên, và chuyển mạch tấm dưới cùng là gắn với một chế độ áp dụng.
Kể từ khi chuyển mạch không được chuyển đổi, không cần quan tâm đến quan điểm của THD?
 
Các thiết bị chuyển mạch là luôn luôn bật khi mô phỏng THD.Vì vậy, tôi nghĩ là tấm đáy kỹ thuật lấy mẫu không quan trọng nhiều trong trường hợp này.

 
Analogworld đã viết:

Các thiết bị chuyển mạch là luôn luôn bật khi mô phỏng THD.
Vì vậy, tôi nghĩ là tấm đáy kỹ thuật lấy mẫu không quan trọng nhiều trong trường hợp này.
 
Analogworld đã viết:

Các thiết bị chuyển mạch là luôn luôn bật khi mô phỏng THD.
Vì vậy, tôi nghĩ là tấm đáy kỹ thuật lấy mẫu không quan trọng nhiều trong trường hợp này.
 
Một cách để giảm bớt biến dạng là để đảm bảo rằng các thiết bị chuyển mạch đối phó với VGS hằng số.Có rất nhiều mạch cho mục đích này.Con người cũng sử dụng đồng hồ điện áp doublers cho méo ít

Một cách khác là sử dụng bootstrapping.Tôi không nghĩ rằng cách bố trí cho bootstrapping là rất phức tạp.

 

Welcome to EDABoard.com

Sponsor

Back
Top